ZHCSF77A July   2016  – July 2016 LMH2832

PRODUCTION DATA.  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. Device Comparison Table
  6. Pin Configuration and Functions
  7. Specifications
    1. 7.1 Absolute Maximum Ratings
    2. 7.2 ESD Ratings
    3. 7.3 Recommended Operating Conditions
    4. 7.4 Thermal Information
    5. 7.5 Electrical Characteristics
    6. 7.6 Timing Requirements: SPI
    7. 7.7 Typical Characteristics
  8. Parameter Measurement Information
    1. 8.1 Setup Diagrams
    2. 8.2 ATE Testing and DC Measurements
    3. 8.3 Frequency Response
    4. 8.4 Distortion
    5. 8.5 Noise Figure
    6. 8.6 Pulse Response, Slew Rate, and Overdrive Recovery
    7. 8.7 Power-Down
    8. 8.8 Crosstalk, Gain Matching, and Phase Matching
    9. 8.9 Output Measurement Reference Points
  9. Detailed Description
    1. 9.1 Overview
    2. 9.2 Functional Block Diagram
    3. 9.3 Feature Description
      1. 9.3.1 Analog Input Characteristics
      2. 9.3.2 Analog Output Characteristics
      3. 9.3.3 Driving Low Insertion-Loss Filters
      4. 9.3.4 Input Impedance Matching
      5. 9.3.5 Power-On Reset (POR)
    4. 9.4 Device Functional Modes
      1. 9.4.1 Power-Down (PD)
      2. 9.4.2 Gain Control
    5. 9.5 Programming
      1. 9.5.1 Details of the Serial Interface
      2. 9.5.2 Timing Diagrams
    6. 9.6 Register Maps
      1. 9.6.1 Register Descriptions
        1. 9.6.1.1 SW Reset Register (address = 2)
      2. 9.6.2 Power-Down Control Register (address = 3)
      3. 9.6.3 Channel A RW0 Register (address = 4)
      4. 9.6.4 Channel A RW1 Register (address = 5)
      5. 9.6.5 Channel B RW0 Register (address = 6)
      6. 9.6.6 Channel B RW1 Register (address = 7)
  10. 10Application and Implementation
    1. 10.1 Application Information
      1. 10.1.1 Driving ADCs
        1. 10.1.1.1 SNR Considerations
        2. 10.1.1.2 SFDR Considerations
        3. 10.1.1.3 ADC Input Common-Mode Voltage Considerations (AC-Coupled Input)
        4. 10.1.1.4 ADC Input Common-Mode Voltage Considerations (DC-Coupled Input)
    2. 10.2 Typical Applications
      1. 10.2.1 DOCSIS 3.X Driver
        1. 10.2.1.1 Design Requirements
        2. 10.2.1.2 Detailed Design Procedure
          1. 10.2.1.2.1 Source Resistance Matching
          2. 10.2.1.2.2 Output Impedance Matching
          3. 10.2.1.2.3 Voltage Headroom Considerations
        3. 10.2.1.3 Application Curve
      2. 10.2.2 IQ Receiver
    3. 10.3 Do's and Don'ts
      1. 10.3.1 Do:
      2. 10.3.2 Don't:
  11. 11Power Supply Recommendations
    1. 11.1 Split Supplies
    2. 11.2 Supply Decoupling
  12. 12Layout
    1. 12.1 Layout Guidelines
    2. 12.2 Layout Example
  13. 13器件和文档支持
    1. 13.1 器件支持
      1. 13.1.1 器件命名规则
    2. 13.2 文档支持
      1. 13.2.1 相关文档 
    3. 13.3 接收文档更新通知
    4. 13.4 社区资源
    5. 13.5 商标
    6. 13.6 静电放电警告
    7. 13.7 Glossary
  14. 14机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

1 特性

  • 由 SPI™单独控制的双通道数字可变增益放大器 (DVGA)
  • 5V 单电源
  • –3dB 带宽:1.1GHz(最大增益)
  • 平滑带宽响应:300MHz
  • 通道间增益匹配:±0.05dB
  • 通道间相位匹配:±0.1°
  • 增益:
    • -9dB 至 30dB
    • 1dB 步长 ±0.2dB
  • 输出三阶截断点 (OIP3):
    • 300MHz 时为 43dBm
    • 200MHz 时为 51dBm
  • 噪声系数 (NF):
    • 300MHz、ZIN = 150Ω 时为 6.5dB(最大增益)
  • 可调功耗:
    • 每通道 90mA 至 108mA
  • 节能、掉电特性:
    • 每通道 IQ < 4.5mA
    • 掉电引脚和 SPI 可编程性
  • 300MHz 时的输入回波损耗:
    • 17dB (RS = 150Ω)

2 应用

  • DOCSIS 3.1 CMTS 上行直接采样接收器
  • CATV 调制解调器信号调节
  • 可编程增益 IF 放大器
  • 通用 RF、IF 增益级
  • ADC 驱动器

3 说明

LMH2832 是一款高线性度双通道数字可变增益放大器 (DVGA),适用于高速信号链和数据采集系统。LMH2832 已经过优化,可实现高带宽、低失真和低噪声等特性,因此非常适合用作双路 14 位模数转换器 (ADC) 的驱动器。此器件包含一个固定增益模块和一个可变衰减器,总增益为 30dB,最大衰减为 39dB。增益范围为 –9dB 到 30dB,增益步长为 1dB,增益精度为 ±0.2dB。输入阻抗可分别使用 1:3Ω 或 1:2Ω 比率平衡-非平衡转换器来轻松匹配 50Ω 或 75Ω 系统。LMH2832 设计用于驱动通用 ADC,而且满足电缆数据服务接口规范 (DOCSIS) 3.0 32 正交振幅调制 (QAM) 载波和 DOCSIS 3.1 宽带正交频分多路复用 (OFDM) 系统的要求。凭借优异的 NF (6.5dB) 和线性度,LMH2832 可遵循 DOCSIS 规范执行。掉电状态下的静态电流低于每通道 5mA,而运行期间的典型流耗为每通道 105mA。

器件信息(1)

器件型号 封装 封装尺寸(标称值)
LMH2832 VQFN (40) 6.00mm x 6.00mm
  1. 要了解所有可用封装,请见数据表末尾的可订购产品附录。

输出三阶截断点 (OIP3) 性能

LMH2832 D005_SBOS709.gif