ZHCSG80F February   2006  – September 2016 DIX4192

PRODUCTION DATA.  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. 说明 (续)
  6. Device Comparison Table
  7. Pin Configuration and Functions
  8. Specifications
    1. 8.1 Absolute Maximum Ratings
    2. 8.2 ESD Ratings
    3. 8.3 Recommended Operating Conditions
    4. 8.4 Thermal Information
    5. 8.5 Electrical Characteristics
    6. 8.6 Timing Requirements
    7. 8.7 Typical Characteristics
  9. Detailed Description
    1. 9.1 Overview
    2. 9.2 Functional Block Diagram
    3. 9.3 Feature Description
      1. 9.3.1 RESET Operation
      2. 9.3.2 Master and Reference Clocks
      3. 9.3.3 Audio Serial Port Operation
      4. 9.3.4 Overview of the AES3 Digital Audio Interface Protocol
      5. 9.3.5 Digital Interface Transmitter (DIT) Operation
      6. 9.3.6 Digital Interface Receiver (DIR) Operation
      7. 9.3.7 General-Purpose Digital Outputs
      8. 9.3.8 Interrupt Output
    4. 9.4 Device Functional Modes
      1. 9.4.1 Host Interface Operation: Serial Peripheral Interface (SPI) Mode
      2. 9.4.2 Host Interface Operation: PHILIPS I2C Mode
    5. 9.5 Register Maps
      1. 9.5.1 Register and Data Buffer Organization
      2. 9.5.2 Control Registers
        1. 9.5.2.1 Registers 1F through 28: Q-Channel Sub-Code Data Registers
        2. 9.5.2.2 Registers 29 through 2C: IEC61937 PC/PD Burst Preamble
      3. 9.5.3 Channel Status and User Data Buffer Maps
  10. 10Application and Implementation
    1. 10.1 Application Information
      1. 10.1.1 Digital Audio Transformer Vendors
      2. 10.1.2 Receiver Input Interfacing
      3. 10.1.3 Transmitter Output Interfacing
    2. 10.2 Typical Application
      1. 10.2.1 Design Requirements
      2. 10.2.2 Detailed Design Procedure
        1. 10.2.2.1 Differential Line Inputs and Output
        2. 10.2.2.2 Serial Ports
      3. 10.2.3 Application Curves
  11. 11Power Supply Recommendations
  12. 12Layout
    1. 12.1 Layout Guidelines
    2. 12.2 Layout Example
  13. 13器件和文档支持
    1. 13.1 器件支持
      1. 13.1.1 Third-Party Products Disclaimer
      2. 13.1.2 开发支持
    2. 13.2 文档支持
      1. 13.2.1 相关文档
    3. 13.3 接收文档更新通知
    4. 13.4 社区资源
    5. 13.5 商标
    6. 13.6 静电放电警告
    7. 13.7 Glossary
  14. 14机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

特性

  • 数字音频接口发送器 (DIT)
    • 最高支持 216kHz 的采样率
    • 包含差分线路驱动器和
      CMOS 缓冲输出
  • 数字音频接口接收器 (DIR)
    • 锁相环 (PLL) 锁定范围包括介于 20kHz 到 216kHz 之间的采样率
    • 四个差分输入线路接收器和一个输入多路复用器
    • 旁路多路复用器将线路驱动器输出路由至线路驱动器和缓冲区输出
    • 自动检测非 PCM 音频流(DTS CD/LD 和 IEC 61937 格式)
    • 音频 CD Q 通道子代码解码和数据缓冲
    • 低抖动恢复时钟输出
  • 用户可选的串行主机接口: SPI™或 I2C 的 16 位调光控制
    • 提供片上寄存器和数据缓冲区的访问权限
    • 标记条件和错误条件的状态寄存器和中断生成
    • 通道状态和用户数据的块大小数据缓冲区
  • 两个音频串行端口(端口 A 和 B)
    • 用于外部信号处理器、数据转换器和逻辑的同步串行接口
    • 采样率高达 216kHz 的主/从模式操作
    • 支持左对齐、右对齐和飞利浦 I2S™数据格式
    • 支持高达
      24 位的音频数据字长
  • 四个通用数字输出
    • 通过控制寄存器实现多功能可编程性
  • 超长掉电支持
    • 可以单独禁用不使用的功能块
  • 由 1.8V 内核和 3.3V I/O 电源供电
  • 小型 TQFP-48 封装,兼容 SRC4382SRC4392

应用

  • 数字音频录音机和调音台
  • 适用于计算机的数字音频接口
  • 数字音频路由器和配电系统
  • 播音室设备
  • DVD 和 CD 录音机
  • 环绕立体声解码器和 A/V 接收器
  • 车载音频系统

说明

DIX4192 器件是一款高度集成的 CMOS 器件,适用于专业和广播数字音频系统。DIX4192 将数字音频接口接收器 (DIR) 和发送器 (DIT)、两个音频串行端口以及用于功能块数据和时钟互连的灵活分布逻辑完美结合。

DIR 和 DIT 兼容 AES3、S/PDIF、IEC 60958 和 EIAJ CP-1201 接口标准。音频串行端口和 DIT 能够以高达 216kHz 的采样率运行。DIR 锁定范围包括介于 20kHz 到 216kHz 之间的采样率。

器件信息(1)

器件型号 封装 封装尺寸(标称值)
DIX4192 TQFP (48) 7.00mm × 7.00mm
  1. 要了解所有可用封装,请参阅数据表末尾的封装选项附录。

DIX4192 典型应用

DIX4192 dix4192-typical-application.gif

修订历史记录

Changes from E Revision (April 2016) to F Revision

  • Changed fMCLK max value From: 2.27 To: 27.7 Go

Changes from D Revision (January 2016) to E Revision

Changes from C Revision (June 2006) to D Revision

  • 已添加 ESD 额定值表,特性 说明部分,器件功能模式应用和实施部分,电源相关建议部分,布局部分,器件和文档支持部分以及机械、封装和可订购信息部分Go