ZHCSXJ6B December   2024  – June 2025 ADC3568 , ADC3569

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较
  6. 引脚配置和功能
  7. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  建议运行条件
    4. 6.4  热性能信息
    5. 6.5  电气特性 - 功耗
    6. 6.6  电气特性 - 直流规格
    7. 6.7  电气特性 - 交流规格 (ADC3568 - 250MSPS)
    8. 6.8  电气特性 - 交流规格 (ADC3569 - 500MSPS)
    9. 6.9  时序要求
    10. 6.10 典型特性,ADC3568
    11. 6.11 典型特性,ADC3569
  8. 参数测量信息
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 模拟输入
        1. 8.3.1.1 奈奎斯特区域选择
        2. 8.3.1.2 模拟前端设计
      2. 8.3.2 采样时钟
      3. 8.3.3 多芯片同步
        1. 8.3.3.1 SYSREF 监测器
      4. 8.3.4 时间戳
      5. 8.3.5 超范围
      6. 8.3.6 外部电压基准
      7. 8.3.7 数字增益
      8. 8.3.8 抽取滤波器
        1. 8.3.8.1 不同的抽取率
        2. 8.3.8.2 抽取滤波器响应
        3. 8.3.8.3 抽取滤波器配置
        4. 8.3.8.4 数控振荡器 (NCO)
      9. 8.3.9 数字接口
        1. 8.3.9.1 并行 LVDS (SDR) - 默认
        2. 8.3.9.2 并行 LVDS (DDR)
        3. 8.3.9.3 具有抽取功能的 SLVDS
          1. 8.3.9.3.1 SLVDS - 状态位插入
        4. 8.3.9.4 输出数据格式
        5. 8.3.9.5 32 位输出分辨率
        6. 8.3.9.6 输出扰频器
        7. 8.3.9.7 输出 MUX
        8. 8.3.9.8 测试图形
    4. 8.4 器件功能模式
      1. 8.4.1 低延迟模式
      2. 8.4.2 断电模式
    5. 8.5 编程
      1. 8.5.1 GPIO 编程
      2. 8.5.2 寄存器写入
      3. 8.5.3 寄存器读取
      4. 8.5.4 器件编程
      5. 8.5.5 寄存器映射
      6. 8.5.6 寄存器详细说明
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 宽带频谱分析仪
      2. 9.2.2 设计要求
        1. 9.2.2.1 输入信号路径
        2. 9.2.2.2 时钟
      3. 9.2.3 详细设计过程
        1. 9.2.3.1 采样时钟
      4. 9.2.4 应用性能曲线图
      5. 9.2.5 初始化设置
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 第三方产品免责声明
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

寄存器映射

表 8-17 寄存器映射摘要
寄存器
地址
寄存器数据
A[11:0]D7D6D5D4D3D2D1D0
0x025 0 0 0 CFG RDY 0 0 0 0
0x1000000000复位
0x101000GBL PDN0000
0x102 0 SYSREF DET CLR 0 0 0 0 0 0
0x1040000000CHA TERM
0x10A00000OVR CLROVR STICKY
0x10BOVR LENGTH
0x110LVDS TERM0LVDS ½ 摆幅00SDR/DDRSWAP CH0
0x111LVDS DATA INV [7:0]
0x112LVDS DATA INV [15:8]
0x113 LVDS PDN [14:8] 0
0x1140 0 0 0 000LVDS PDN [15]
0x1150000FCLK DCFCLK DIS00
0x116LVDS MUX ENLVDS 交换上升/下降000LVDS SCR
0x117DOUT1 MUXDOUT0 MUX
0x118DOUT3 MUXDOUT2 MUX
0x119DOUT5 MUXDOUT4 MUX
0x11ADOUT7 MUXDOUT6 MUX
0x11BDOUT9 MUXDOUT8 MUX
0x11CDOUT11 MUXDOUT10 MUX
0x11DDOUT13 MUXDOUT12 MUX
0x11EDOUT15 MUXDOUT14 MUX
0x132 HIGH FIN 0 0 0 0 0 0 0
0x140 0 SYSREF DET SYSREF OR SYSREF X5 SYSREF X4 SYSREF X3 SYSREF X2 SYSREF X1
0x146000GPIO 配置
0x14A0 00PATTERN CLK0TEST PATTERN
0x14BCUSTOM PATTERN [7:0]
0x14CCUSTOM PATTERN [15:8]
0x14D0000CUSTOM PATTERN [19:16]
0x15BDIGITAL GAIN CHA
0x160000000SYSREF MODE
0x161LVDS SYSREF MASKDDC SYSREF MASKNCO SYSREF MASKTIMER SYSREF MASK
0x162SYSREF TIME STAMP06dB GAIN OVERRIDECOMPLEX DDC ENOUTPUT RES输出格式
0x163DDC3 MUXDDC2 MUXDDC1 MUXDDC0 MUX
0x164NCO3 UPDATENCO2 UPDATENCO1 UPDATENCO0 UPDATESEL NEG IM00NCO MODE
0x165000LOW LATENCY EN0DIS NCO AUTO UPDATENCO SEL ENNCO COMMON UPDATE
0x166DDC3 NCO SELDDC2 NCO SELDDC1 NCO SELDDC0 NCO SEL
0x167DDC1 DECIMATIONDDC0 DECIMATION
0x168DDC3 DECIMATIONDDC2 DECIMATION
0x169UNEQUAL DECIMATION0DDC 数量COMMON DECIMATION
0x16BUPDATE NYQUIST ZONENYQUIST_ZONE
0x205..0x200DDC0 NCO FREQUENCY0 [47:0]
0x20B..0x206DDC0 NCO FREQUENCY1 [47:0]
0x211..0x20CDDC0 NCO FREQUENCY2 [47:0]
0x217..0x212DDC0 NCO FREQUENCY3 [47:0]
0x219/0x218DDC0 NCO PHASE0 [15:0]
0x21B/0x21ADDC0 NCO PHASE1 [15:0]
0x21D/0x21CDDC0 NCO PHASE2 [15:0]
0x21F/0x21EDDC0 NCO PHASE3 [15:0]
0x245..0x240DDC1 NCO FREQUENCY0 [47:0]
0x24B..0x246DDC1 NCO FREQUENCY1 [47:0]
0x251..0x24CDDC1 NCO FREQUENCY2 [47:0]
0x257..0x252DDC1 NCO FREQUENCY3 [47:0]
0x259/0x258DDC1 NCO PHASE0 [15:0]
0x25B/0x25ADDC1 NCO PHASE1 [15:0]
0x25D/0x25CDDC1 NCO PHASE2 [15:0]
0x25F/0x25EDDC1 NCO PHASE3 [15:0]
0x285..0x280DDC2 NCO FREQUENCY0 [47:0]
0x28B..0x286DDC2 NCO FREQUENCY1 [47:0]
0x291..0x28CDDC2 NCO FREQUENCY2 [47:0]
0x297..0x292DDC2 NCO FREQUENCY3 [47:0]
0x299/0x298DDC2 NCO PHASE0 [15:0]
0x29B/0x29ADDC2 NCO PHASE1 [15:0]
0x29D/0x29CDDC2 NCO PHASE2 [15:0]
0x29F/0x29EDDC2 NCO PHASE3 [15:0]
0x2C5...0x2C0DDC3 NCO FREQUENCY0 [47:0]
0x2CB..0x2C6DDC3 NCO FREQUENCY1 [47:0]
0x2D1..0x2CCDDC3 NCO FREQUENCY2 [47:0]
0x2D7..0x2D2DDC3 NCO FREQUENCY3 [47:0]
0x2D9/0x2D8DDC3 NCO PHASE0 [15:0]
0x2DB/0x2DADDC3 NCO PHASE1 [15:0]
0x2DD/0x2DCDDC3 NCO PHASE1 [15:0]
0x2DF/0x2DEDDC3 NCO PHASE3 [15:0]
0x590 0 0 0 0 0 0 ENABLE DCLK DIVIDER 0
0x691 LVDS PDN [5:7] DCLK PD 0 0 0 0
0x692 0 0 0 LVDS PDN [0:4]