LP2951

正在供货

具有电源正常指示和使能功能的 100mA、30V、低压降稳压器

产品详情

Output options Adjustable Output, Fixed Output Iout (max) (A) 0.1 Vin (max) (V) 30 Vin (min) (V) 2 Vout (max) (V) 29 Vout (min) (V) 1.2 Fixed output options (V) 3, 3.3, 5 Noise (µVrms) 160 Iq (typ) (mA) 0.075 Thermal resistance θJA (°C/W) 52, 97 Rating Catalog Load capacitance (min) (µF) 1 Regulated outputs (#) 1 Features Enable, Power good Accuracy (%) 3 PSRR at 100 KHz (dB) 57 Dropout voltage (Vdo) (typ) (mV) 380 Operating temperature range (°C) -40 to 125
Output options Adjustable Output, Fixed Output Iout (max) (A) 0.1 Vin (max) (V) 30 Vin (min) (V) 2 Vout (max) (V) 29 Vout (min) (V) 1.2 Fixed output options (V) 3, 3.3, 5 Noise (µVrms) 160 Iq (typ) (mA) 0.075 Thermal resistance θJA (°C/W) 52, 97 Rating Catalog Load capacitance (min) (µF) 1 Regulated outputs (#) 1 Features Enable, Power good Accuracy (%) 3 PSRR at 100 KHz (dB) 57 Dropout voltage (Vdo) (typ) (mV) 380 Operating temperature range (°C) -40 to 125
SOIC (D) 8 29.4 mm² 4.9 x 6 WSON (DRG) 8 9 mm² 3 x 3
  • Wide input voltage range
    • VIN range (new chip): 2V to 30V
  • Wide output voltage range VOUT
    • Fixed option: 5.0V, 3.3V, 3V (Legacy Chip)
    • Adjustable option: 1.2V to 29V
  • VOUT accuracy:
    • ±2% over temperature for legacy chip
    • ±0.7% over temperature for new chip
    • ±1% over line, load, and temperature for new chip
  • Output current: Up to 100mA
  • Low IQ (New Chip): 50µA (Typical)
  • Low dropout: 340mV (Typical) at 100mA for new chip
  • Output current limiting and thermal shutdown
  • Open-Drain Error output
  • Stable over a wide range of ceramic output capacitor values
    • COUT range: 1µF to 100µF (New Chip)
    • ESR range: 0 to 2Ω (New Chip)
  • Operating junction temperature: –40°C to 125°C
  • Package option:
    • LP (3-pin TO-92)
    • D (8-pin SOIC)
    • DRG (8-pin WSON)
  • Wide input voltage range
    • VIN range (new chip): 2V to 30V
  • Wide output voltage range VOUT
    • Fixed option: 5.0V, 3.3V, 3V (Legacy Chip)
    • Adjustable option: 1.2V to 29V
  • VOUT accuracy:
    • ±2% over temperature for legacy chip
    • ±0.7% over temperature for new chip
    • ±1% over line, load, and temperature for new chip
  • Output current: Up to 100mA
  • Low IQ (New Chip): 50µA (Typical)
  • Low dropout: 340mV (Typical) at 100mA for new chip
  • Output current limiting and thermal shutdown
  • Open-Drain Error output
  • Stable over a wide range of ceramic output capacitor values
    • COUT range: 1µF to 100µF (New Chip)
    • ESR range: 0 to 2Ω (New Chip)
  • Operating junction temperature: –40°C to 125°C
  • Package option:
    • LP (3-pin TO-92)
    • D (8-pin SOIC)
    • DRG (8-pin WSON)

The LP2951 is a wide input low-dropout regulator (LDO) supporting an input voltage range from 2V to 30V and up to 100mA of load current. LP2951 is able to output either a fixed or adjustable output from the same device. By tying the OUTPUT and SENSE pins together, and the FEEDBACK and VTAP pins together, the LP2950/LP2951 can give 5V or 3.3V fixed output voltages. Alternatively, by leaving the SENSE and VTAP pins open and connecting FEEDBACK to an external resistor divider, the output can be set to any value between 1.2V to 29V.

The LP2951 has a ERROR output that monitors the voltage at the feedback pin to indicate the status of the output voltage. The SHUTDOWN input and ERROR output can be used for sequencing multiple power supplies in the system.

The LP2951 is available in a 3-pin 4.83mm x 4.83mm TO-92(LP), an 8-pin 4.9mm x 6.0mm SOIC(D), and 8-pin 3mm x 3mm SON(DRG) package.

The LP2951 is a wide input low-dropout regulator (LDO) supporting an input voltage range from 2V to 30V and up to 100mA of load current. LP2951 is able to output either a fixed or adjustable output from the same device. By tying the OUTPUT and SENSE pins together, and the FEEDBACK and VTAP pins together, the LP2950/LP2951 can give 5V or 3.3V fixed output voltages. Alternatively, by leaving the SENSE and VTAP pins open and connecting FEEDBACK to an external resistor divider, the output can be set to any value between 1.2V to 29V.

The LP2951 has a ERROR output that monitors the voltage at the feedback pin to indicate the status of the output voltage. The SHUTDOWN input and ERROR output can be used for sequencing multiple power supplies in the system.

The LP2951 is available in a 3-pin 4.83mm x 4.83mm TO-92(LP), an 8-pin 4.9mm x 6.0mm SOIC(D), and 8-pin 3mm x 3mm SON(DRG) package.

下载 观看带字幕的视频 视频

您可能感兴趣的相似产品

open-in-new 比较替代产品
功能与比较器件相同,但引脚排列有所不同
TPS709 正在供货 具有反向电流保护和使能功能的 150mA、30V、超低 IQ、低压降稳压器 Improved IQ (1uA)
TPS7A25 正在供货 具有电源正常指示功能的 300mA、18V、超低 IQ、高精度、可调节低压降稳压器 This is a higher output (300-mA) LDO with power good and lower IQ (2.5 μA)
TPS7B91 正在供货 150mA、40V、1.5μA IQ 低压降线性稳压器 Increased voltage range up to 40V

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 33
类型 标题 下载最新的英语版本 日期
* 数据表 LP295x Adjustable Micropower Voltage Regulators With Shutdown 数据表 (Rev. J) PDF | HTML 2024年 8月 5日
应用手册 L1 和 L2 电动汽车充电器电动汽车服务设备设计注意事项 (Rev. B) PDF | HTML 英语版 (Rev.B) 2021年 7月 16日
应用手册 LDO 噪声揭秘 (Rev. B) PDF | HTML 英语版 (Rev.B) PDF | HTML 2020年 9月 16日
应用手册 ESR, Stability, and the LDO Regulator (Rev. A) 2020年 1月 7日
应用手册 A Topical Index of TI LDO Application Notes (Rev. F) 2019年 6月 27日
应用手册 Fundamental Theory of PMOS LDO Voltage Regulators (Rev. A) 2018年 8月 17日
EVM 用户指南 LP2951 EVM User's Guide (Rev. A) 2018年 1月 5日
应用手册 LDO PSRR Measurement Simplified (Rev. A) PDF | HTML 2017年 8月 9日
技术文章 How to use an LDO as a load switch PDF | HTML 2016年 2月 1日
技术文章 Two ways LDOs save power in the IoT PDF | HTML 2015年 8月 17日
技术文章 How to use an LDO to protect a power source PDF | HTML 2015年 7月 25日
应用手册 A Topical Index of TI Supply Voltage Supervisor (SVS) Application Notes 2015年 6月 15日
应用手册 AN-1028 Maximum Power Enhancement Techniques for Power Packages (Rev. B) 2013年 5月 6日
应用手册 AN-1482 LDO Regulator Stability Using Ceramic Output Capacitors (Rev. A) 2013年 4月 25日
应用手册 AN-1815 LDOs Ease the Stress of Start-Up (Rev. A) 2013年 4月 24日
应用手册 AN-1061 Power Conversion in Line-Powered Equipment (Rev. B) 2013年 4月 23日
应用手册 AN-1950 Silently Powering Low Noise Applications (Rev. A) 2013年 4月 22日
应用手册 LDO Performance Near Dropout 2010年 10月 8日
应用手册 简化的 LDO PSRR 测量 最新英语版本 (Rev.A) PDF | HTML 2010年 7月 28日
应用手册 3.6V – 5.5V Input, LDO Reference Design for MSP430 (Rev. A) 2010年 6月 14日
应用手册 Packaging Limits Range of Linear Regulators 2010年 5月 8日
应用手册 Simple Power Solution Using LDOs for the DM365 (Rev. A) 2009年 9月 11日
应用手册 Digital Designer's Guide to Linear Voltage Regulators & Thermal Mgmt (LDO) (Rev. A) 2008年 6月 4日
应用手册 Low-Voltage Current Loop Transmitter 2007年 8月 2日
应用手册 Battery Charging 2007年 3月 21日
应用手册 Linear and Switching Voltage Regulator Fundamental Part 1 2007年 3月 21日
应用手册 Ceramic Capacitors Replace Tantalum Capacitors in LDOs (Rev. A) 2006年 10月 13日
应用手册 Understanding LDO Dropout 2005年 5月 9日
白皮书 Versatility of the LM5030 PWM Push-Pull Controller 2003年 12月 1日
应用手册 Extending the Input Voltage Range of an LDO Regulator 2002年 8月 16日
应用手册 Understanding the Terms and Definitions of LDO Voltage Regulators 1999年 10月 21日
应用手册 Technical Review of Low Dropout Voltage Regulator Operation And Performance 1999年 8月 30日
应用简报 Low Power 150-mA LDO Linear Regulators. Extended Output Voltage Adjustment Range 1999年 6月 11日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

LP2951EVM — LP2951 固定/可调微功耗低压降 (LDO) 稳压器评估模块

LP2951 器件是双极低压降 (LDO) 电压稳压器,可适应高达 30V 的宽输入电源电压范围,具有高达 100mA 的输出负载。LP2951EVM 可实现设计灵活性,使用户能够添加或删除输入和输出电容器以及旁路电容器。此外,LP2951EVM 可使用户能够以固定输出电压模式或可调输出电压模式操作器件,从而实现对 LP2951 器件的完整评估设置。
用户指南: PDF
TI.com 上无现货
仿真模型

LP2951 PSpice Transient Model (Rev. A)

SNVM037A.ZIP (23 KB) - PSpice Model
仿真模型

LP2951 Unencrypted PSpice Transient Model

SNVMAO3.ZIP (1 KB) - PSpice Model
参考设计

TIDA-010025 — 适用于 200-480VAC 驱动器且具有光模拟输入栅极驱动器的三相逆变器参考设计

此参考设计采用隔离式 IGBT 栅极驱动器以及隔离式电流/电压传感器实现了增强型隔离式三相逆变器子系统。所用的 UCC23513 栅极驱动器采用 6 引脚宽体封装和 LED 光模拟输入,可用作现有光隔离式栅极驱动器的引脚对引脚替代品。此设计表明,可使用用于驱动光隔离式栅极驱动器的所有现有配置来驱动 UCC23513 输入级。使用 AMC1300B 隔离式放大器和直流链路电压实现基于同相分流电阻器的电机电流感应,使用 AMC1311 隔离式放大器实现 IGBT 模块温度感应。该设计使用 C2000™ LaunchPad™ 来控制逆变器。
设计指南: PDF
原理图: PDF
参考设计

PMP31179 — 用于航空电子设备的 400W 交流/直流参考设计

这是一款适用于航空电子设备应用的紧凑型 30V 直流 400W 参考设计,工作电源频率范围为 400Hz 至 800Hz。基于 UCC28064A 的交错双相转换模式 (TM) 功率因数校正 (PFC) 用于校正功率因数,并充分减小输入电流的谐波含量。该直流/直流功率级通过采用 UCC256404 的 HB-LLC 级实现。在次级侧,采用同步整流进一步提高效率。
测试报告: PDF
参考设计

TIDA-010076 — 通过单对以太网 (T1) 实现菊花链式电源和数据传输的参考设计

TIDA-010076 展示了如何通过 SPE 传输 220W 的电力和 100Mbit/s 的数据。与星型拓扑中的常规系统相比,菊花链拓扑中的通信系统需要的硬件和布线明显更少。与单对以太网(SPE,100BASE-T1)及数据线供电结合使用时,该设计可以减少接线,实现简化。电力和数据仅通过两条导线从一个节点输送到另一个节点。
设计指南: PDF
原理图: PDF
参考设计

PMP21872 — 小尺寸 12 伏输入、1 伏输出、40 安培双相同步降压参考设计

本参考设计是一个采用 TPS53622 控制器和两个 CSD95490Q5MC 功率级 IC 的双相同步降压解决方案。它采用 12V 输入,并可将其转换为 1V/40A 输出;每相为 20A。
测试报告: PDF
原理图: PDF
参考设计

PMP20852 — 3W 隔离型三路输出反激式转换器参考设计

PMP20852 是一种采用 UCC2805 控制器 IC 并具有初级侧调节功能的隔离型反激式转换器参考设计。次级侧有三路独立隔离的输出,每一路输出都使用 LP2951 线性稳压器在三个电源轨的每个电源轨上提供稳定的 16V 输出。此设计接受 10V 至 14V 输入电压(标称值为 12V),并提供三个隔离式 16V 输出轨,其中每个轨都能为负载提供 65mA 连续电流。此设计基于 2 层 PCB(其中每层都有 1 盎司覆铜)。
测试报告: PDF
原理图: PDF
封装 引脚 CAD 符号、封装和 3D 模型
SOIC (D) 8 Ultra Librarian
WSON (DRG) 8 Ultra Librarian

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。

支持和培训

视频