ADC34J25
- 四通道
- 12 位分辨率
- 1.8V 单电源
- 支持 1 分频,2 分频和 4 分频的灵活输入时钟缓冲器
fIN = 70MHz 时,信噪比 (SNR) = 69.6dBFS,无杂散动态范围 (SFDR) = 86dBc- 超低功耗:
- 160MSPS 时为每通道 203mW
- 通道隔离:105dB
- 内部抖动
- JESD204B 串口:
- 兼容子类 0、1、2,速率最高达 3.2Gbps
- 支持每个 ADC 一条通道(高达 160MSPS)
- 支持多芯片同步
- 与 14 位版本器件引脚到引脚兼容
- 封装:超薄四方扁平无引线 (VQFN)-48 (7mm x 7mm)
应用
- 多载波、多模式蜂窝基站
- 雷达和智能天线阵列
- 炮弹制导
- 电机控制反馈
- 网络和矢量分析器
- 通信测试设备
- 无损检测
- 微波接收器
- 软件定义无线电 (SDR)
- 正交和分集无线电接收器
All trademarks are the property of their respective owners.
ADC34J2x 属于高线性度、超低功耗、双通道、12 位、50MSPS 至 160MSPS 模数转换器 (ADC) 系列。 此类器件专门设计用于支持具有宽动态范围需求且要求苛刻的高输入频率信号。 当 SYSREF 输入实现整个系统同步时,时钟输入分频器将给予系统时钟架构设计更高的灵活性。 该器件支持 JESD204B 接口,从而减少接口线路的数量,实现高系统集成度。 JESD204B 接口是串行接口,仅通过一个差分对即可串行输出每个 ADC 的数据。 内部锁相环 (PLL) 会将传入的 ADC 采样时钟乘以 20,以获得串行输出各通道的 12 位数据时所使用的位时钟。 该器件支持子类 1,接口速率高达 3.2Gbps。
技术文档
类型 | 标题 | 下载最新的英语版本 | 日期 | |||
---|---|---|---|---|---|---|
* | 数据表 | ADC34J2x 具有 JESD204B 接口的四通道 12 位 50MSPS 至 160MSPS 模数转换器 数据表 (Rev. A) | PDF | HTML | 英语版 (Rev.A) | PDF | HTML | 2015年 2月 27日 |
EVM 用户指南 | ADC3xxxEVM and ADC3xJxxEVM User's Guide (Rev. D) | 2018年 8月 24日 |
设计和开发
如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。
ADC34J25EVM — ADC34J25 四通道、12 位、160MSPS 模数转换器评估模块
ADC34J25 EVM 展示了低功耗四通道 160Msps 12 位 ADC 的性能。该产品包含 ADC34J25 器件、LMK04828 JESD204B 时钟解决方案和用于提供必需电压的 TI 电压稳压器。ADC 的输入连接到变压器输入,该变压器输入可连接到 50 欧姆单端信号源。通过变压器输入提供时钟基准输入,可将该时钟基准输入连接到 50 欧姆单端时钟源。可使用板载 LMK04828 生成必需的 JESD204B 时钟。通过板载 USB 连接和 GUI 提供寄存器访问。此外,TI 还提供 TSW14J50 数据采集卡和高速数据转换器专业软件,以实现完整的评估系统。
TI-JESD204-IP — JESD204 快速设计 IP,用于连接到 TI 高速数据转换器的 FPGA
JESD204 快速设计 IP 免专利费,可与 TI 高速数据转换器配合使用。TI 将协助用户配置初始链路,该链路可定制,以便在特定 FPGA 平台和 TI 数据转换器 JMODE 之间使用。 在对该 IP 进行测试并确定其可以用于部署工作之后,TI 将会通过安全的下载链接提供该 IP。
JESD204 (...)
PSPICE-FOR-TI — 适用于 TI 设计和模拟工具的 PSpice®
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
封装 | 引脚 | 下载 |
---|---|---|
VQFN (RGZ) | 48 | 查看选项 |
订购和质量
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/时基故障估算
- 材料成分
- 鉴定摘要
- 持续可靠性监测
- 制造厂地点
- 封装厂地点