ZHCSEP3B February   2016  – February 2016 THS3217

PRODUCTION DATA.  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. Device Comparison Table
  6. Pin Configuration and Functions
  7. Specifications
    1. 7.1  Absolute Maximum Ratings
    2. 7.2  ESD Ratings
    3. 7.3  Recommended Operating Conditions
    4. 7.4  Thermal Information
    5. 7.5  Electrical Characteristics: D2S
    6. 7.6  Electrical Characteristics: OPS
    7. 7.7  Electrical Characteristics: D2S + OPS
    8. 7.8  Electrical Characteristics: Midscale (DC) Reference Buffer
    9. 7.9  Typical Characteristics: D2S + OPS
    10. 7.10 Typical Characteristics: D2S Only
    11. 7.11 Typical Characteristics: OPS only
    12. 7.12 Typical Characteristics: Midscale (DC) Reference Buffer
    13. 7.13 Typical Characteristics: Switching Performance
    14. 7.14 Typical Characteristics: Miscellaneous Performance
  8. Parameter Measurement Information
    1. 8.1 Overview
    2. 8.2 Frequency Response Measurement
    3. 8.3 Harmonic Distortion Measurement
    4. 8.4 Noise Measurement
    5. 8.5 Output Impedance Measurement
    6. 8.6 Step-Response Measurement
    7. 8.7 Feedthrough Measurement
    8. 8.8 Midscale Buffer ROUT Versus CLOAD Measurement
  9. Detailed Description
    1. 9.1 Overview
    2. 9.2 Functional Block Diagram
    3. 9.3 Feature Description
      1. 9.3.1 Differential to Single-Ended Stage (D2S) With Fixed Gain of 2-V/V (Pins 2, 3, 6 and 14)
      2. 9.3.2 Midscale (DC) Reference Buffer (Pin 1 and Pin 15)
      3. 9.3.3 Output Power Stage (OPS) (Pins 4, 7, 9, 10, 11, and 12)
        1. 9.3.3.1 Output DC Offset and Drift for the OPS
        2. 9.3.3.2 OPS Harmonic Distortion (HD) Performance
        3. 9.3.3.3 Switch Feedthrough to the OPS
        4. 9.3.3.4 Driving Capacitive Loads
      4. 9.3.4 Digital Control Lines
    4. 9.4 Device Functional Modes
      1. 9.4.1 Full-Signal Path Mode
        1. 9.4.1.1 Internal Connection With Fixed Common-Mode Output Voltage
        2. 9.4.1.2 Internal Connection With Adjustable Common-Mode Output Voltage
        3. 9.4.1.3 External Connection
      2. 9.4.2 Dual-Output Mode
      3. 9.4.3 Differential I/O Voltage Mode
  10. 10Application and Implementation
    1. 10.1 Application Information
      1. 10.1.1 Typical Applications
        1. 10.1.1.1 High-Frequency, High-Voltage, Dual-Output Line Driver for AWGs
          1. 10.1.1.1.1 Design Requirements
          2. 10.1.1.1.2 Detailed Design Procedure
          3. 10.1.1.1.3 Application Curves
        2. 10.1.1.2 High-Voltage Pulse-Generator
          1. 10.1.1.2.1 Design Requirements
          2. 10.1.1.2.2 Detailed Design Procedure
          3. 10.1.1.2.3 Application Curves
        3. 10.1.1.3 Single-Supply, AC-Coupled, Piezo Element Driver
          1. 10.1.1.3.1 Design Requirements
        4. 10.1.1.4 Output Common-Mode Control Using the Midscale Buffer as a Level Shifter
          1. 10.1.1.4.1 Design Requirements
        5. 10.1.1.5 Differential I/O Driver With independent Common-Mode Control
          1. 10.1.1.5.1 Design Requirements
  11. 11Power Supply Recommendations
    1. 11.1 Thermal Considerations
  12. 12Layout
    1. 12.1 Layout Guidelines
    2. 12.2 Layout Example
  13. 13器件和文档支持
    1. 13.1 器件支持
      1. 13.1.1 开发支持
        1. 13.1.1.1 TINA-TI(免费软件下载)
    2. 13.2 文档支持
      1. 13.2.1 相关文档
    3. 13.3 社区资源
    4. 13.4 商标
    5. 13.5 静电放电警告
    6. 13.6 Glossary
  14. 14机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

1 特性

  • 输入级:2V/V 的内部增益
    • 经缓冲的差分输入
    • 单端低阻抗输出
    • 全功率带宽:500MHz (2 VPP)
  • 输出级:可从外部配置增益
    • 全功率带宽:500MHz (5 VPP)
    • 转换率:5000V/μs
    • 单刀双掷 (SPDT) 输入开关/多路复用器
  • 完整信号路径:输入级 + 输出级
    • 二次谐波 (HD2)(20MHz,5VPP 接至 100Ω 负载):–60dBc
    • 三次谐波 (HD3)(20MHz,5VPP 接至 100Ω 负载):–75dBc
    • 10VPP 输出接至 100Ω 负载,使用
      ±6.5V 分离电源
    • 12VPP 输出接至高容性负载,使用 15V 单电源
  • 内部直流 (DC) 基准缓冲器,具有低阻抗输出
  • 电源范围:
    • 分离电源:±4V 至 ±7.9V
    • 单电源:8V 至 15.8V

2 应用

  • 数模转换器 (DAC) 输出放大器
  • 宽带任意波形发生器 (AWG) 输出驱动器
  • 前置驱动器接至 > 20VPP 输出放大器 (THS3091)
  • 适用于压电式元件的单电源、高容性负载驱动器

3 说明

THS3217 整合了连接互补电流输出数模转换器 (DAC) 时所需的关键信号链组件。此双级放大器系统极具灵活性,可广泛应用于各类系统中以提供低失真、直流耦合的差分转单端信号处理。输入级会对 DAC 电阻端进行缓冲,并以 2V/V 的固定增益对信号进行差分至单端转换。差分转单端输出可在外部直接使用,也可经 RLC 滤波器或衰减器连接至内部输出功率级 (OPS) 的输入端。宽带、电流反馈输出功率级可在外部为全部引脚灵活设置增益。

输出功率级同相输入内部连接有一个 2×1 多路复用器 (mux),方便选择内部差分转单端级 (D2S) 输出或外部输入。

可选片上中间电压缓冲器提供了宽带、低输出阻抗电源,可在单电源运行期间通过信号路径级提供偏置。此功能可为运行电源电压最高为 15.8V 的 应用 提供非常简单的偏置方法。此缓冲器接外部输入后可实现直流纠错环路或简单的输出直流偏移功能。

一款配套器件,THS3215,能够以更低的静态功率和带宽提供相同的功能 特性 。THS3217 和 THS3215 支持面向 AWG 应用的德州仪器 (TI) 新上市的高速 DAC,例如 DAC38J82

器件信息(1)

器件型号 封装 封装尺寸(标称值)
THS3217 VQFN (16) 4.00mm x 4.00mm
  1. 要了解所有可用封装,请参见数据表末尾的封装选项附录。

增益 = 5V/V,带可选外部滤波器的差分转单端线路驱动器

THS3217 simp_schem_sbos766.gif