ZHCUBD6A September   2022  – October 2023

 

  1.   1
  2.   商标
  3. 1引言
    1. 1.1 EVM 版本和组件型号
    2. 1.2 箱内工具
  4. 2重要使用说明
    1. 2.1 加电使用说明
    2. 2.2 EMC、EMI 和 ESD 合规性
  5. 3系统说明
    1. 3.1 关键特性
    2. 3.2 功能方框图
    3. 3.3 加电/断电过程
      1. 3.3.1 加电过程
      2. 3.3.2 断电过程
    4. 3.4 外设和主要元件描述
      1. 3.4.1  计时
        1. 3.4.1.1 以太网 PHY 时钟
        2. 3.4.1.2 AM64x/AM243x 时钟
        3. 3.4.1.3 PCIe 时钟
      2. 3.4.2  复位
      3. 3.4.3  电源
        1. 3.4.3.1 电源输入
        2. 3.4.3.2 反极性保护
        3. 3.4.3.3 电流监控
        4. 3.4.3.4 电源
        5. 3.4.3.5 电源时序
        6. 3.4.3.6 AM64x/AM243x 电源
      4. 3.4.4  配置
        1. 3.4.4.1 引导模式
      5. 3.4.5  JTAG
      6. 3.4.6  测试自动化
      7. 3.4.7  UART 接口
      8. 3.4.8  存储器接口
        1. 3.4.8.1 DDR4 接口
        2. 3.4.8.2 MMC 接口
          1. 3.4.8.2.1 Micro SD 接口
          2. 3.4.8.2.2 eMMC 接口
        3. 3.4.8.3 OSPI 接口
        4. 3.4.8.4 SPI EEPROM 接口
        5. 3.4.8.5 板 ID EEPROM 接口
      9. 3.4.9  以太网接口
        1. 3.4.9.1 DP83867 PHY 默认配置
        2. 3.4.9.2 DP83869 PHY 默认配置
        3. 3.4.9.3 以太网 LED
      10. 3.4.10 显示接口
      11. 3.4.11 USB 2.0 接口
      12. 3.4.12 PCIe 接口
      13. 3.4.13 高速扩展接口
      14. 3.4.14 CAN 接口
      15. 3.4.15 中断
      16. 3.4.16 ADC 接口
      17. 3.4.17 安全连接器
      18. 3.4.18 SPI 接口
      19. 3.4.19 I2C 接口
      20. 3.4.20 FSI 接口
  6. 4已知问题和修改
    1. 4.1 问题 1 - CCS 中嵌入式 XDS110 与 AM64x 目标板的连接
    2. 4.2 问题 2 - 热插拔时显示直流筒形插孔警告
    3. 4.3 问题 3 - uSD 卡引导无法正常工作
  7. 5参考文献
  8. 6修订历史记录

DP83869 PHY 默认配置

对于 I/O、RX_D0 和 RX_D1 引脚,DP83869 PHY 采用四级配置,而对于所有其他引脚,则采用两级配置。四级电阻器 strap 配置引脚可生成四个不同的电压范围。电阻器连接到 RX 数据引脚,它们通常由 PHY 驱动,是 AM64x/AM243x 的输入。每种模式的电压范围如下所示:

模式 0 - 0V 至 0.3069V

模式 1 - 0.4488V 至 0.6072V

模式 2 - 0.7227V 至 0.924V

模式 3 - 1.98V 至 2.9304V

两级电阻器 strap 配置引脚可生成两个不同的电压范围。这些电阻器连接到 LED 引脚。LED 输出引脚也用作 strap 配置引脚,因此必须考虑实现 strap 配置和 LED 使用所需的外部元件,以避免出现资源争用。具体来说,当 LED 输出直接用于驱动 LED 时,这可能是个问题。每种模式的电压范围如下所示:

模式 0 - 0V 至 0.594V

模式 1 - 1.65V 至 2.904V

DP83869 器件包括内部下拉电阻器。选择外部拉电阻器值时应为 AM64x/AM243x 的引脚提供尽可能接近接地或 3.3V 的电压。Strap 配置如图 3-21 中所示,strap 配置值如表 3-20 中所示。

这里使用 strap 配置电阻为 ICSSG1 PHY 和 ICSSG2 PHY 实现了地址 strap 配置,分别用于设置地址 00011 (03h) 和 01111 (0Fh)。所有 strap 配置引脚均提供了上拉和下拉占用空间。

表 3-19 CPSW 以太网 PHY 的默认 Strap 设置
Strap 设置引脚名称Strap 功能PRG0_PRU1、
PRG0_PRU0、
PRG1_PRU1、
PRG1_PRU0 的模式
PRG0 和 PRG1 的 Strap 功能值说明
PHY 地址RX_D2PHY_AD310PHY 地址:0000
PHY_AD210
RX_D0PHY_AD110
PHY_AD010
自动协商RX_DV/RX_CTRL自动协商30自动协商禁用 = 0
运行模式LED_2RGMII 时钟偏差 TX[1]10RGMII TX 时钟偏差设为 2ns
RGMII 时钟偏差 TX[0]10
LED_1RGMII 时钟偏差 TX[2]10
ANEG_SEL10通告能力 10/100/1000
LED_0镜像启用10镜像启用已禁用
GPIO_1RGMII 时钟偏差 RX[2]10RGMII RX 时钟偏差设为 2ns
RGMII 时钟偏差 TX[1]10
GPIO_0RGMII 时钟偏差 RX[0]10
表 3-20 ICSSG 以太网 PHY 的默认 Strap 设置
Strap 设置引脚名称Strap 功能PRG1_RGMII2 的模式 (ICSSG1)PRG1_RGMII2 的 Strap 功能值 (ICSSG1)PRG1_RGMII1 的模式 (ICSSG2)PRG1_RGMII1 的 Strap 功能值 (ICSSG2)说明
PHY 地址RX_D1PHY_AD33131ICSSG1 PHY 地址:00011
PHY_AD23131
RX_D0PHY_AD10031ICSSG2PHY 地址:01111
PHY_AD00031
运行模式RX_CNTL镜像启用0000镜像启用已禁用
LED_2ANEGSEL_10000自动协商,广播 10/100/1000,Auto-MDI-X
LED_1ANEGSEL_00000
LED_0ANEG_DIS0000
JTAG_TDO/GPIO_1OPMODE_00000RGMII to Copper (1000BaseT/100Base-TX/10Base-Te)

PHY 设备集成 MDI 终端电阻器,因此不提供外部端接。

中断:来自 PRG1 域的两个 ICSSG PHY 的中断连接在一起,并连接到 AM64x/AM243x 的 EXTINTN 引脚。另外还提供了将来自 CPSW PHY 的中断连接到 PRG1 ICSSG 中断引脚的选项。

三个可配置的 LED 引脚和一个以太网 PHY 的 GPIO 用于指示链路状态。LED 上可多路复用若干功能,用于不同工作模式。可通过使用 DP83867 器件上的 LEDCR1 寄存器地址 0x0018 和 DP83869 器件上的 LEDS_CFG1 寄存器地址 0x0018 来选择 LED 工作模式。测试配置如下所示。

LED0:默认情况下,此引脚指示链路已建立。其他功能可通过 DP83867 器件中的 LEDCR1[3:0] 寄存器位和 DP83869 器件中的 LEDS_CFG1[3:0] 寄存器位进行配置。LDE0 在 CPSW PHY (DP83867) 中未使用,这也是一个 strap 配置引脚,用于设置镜像启用。由于不需要这些功能,因而未提供 LED0 的 strap 配置。在 DP83869 ICSSG PHY 中,LED0 连接到 SoC 的 PRG1_PRU1_GPO8 和 PRG1_PRU0_GPO8,用于指示链路状态。此引脚也是 strap 配置引脚,具有内部下拉电阻器,用于在 DP83869 器件中设置自动协商禁用选项。默认条件是自动协商,并广播 10/100/1000Mbps 链路。

LED_1:默认情况下,此引脚指示 1000BASE-T 链路已建立。可使用 strap 配置电阻器将此设置改为自动协商 10/100Mbps。其他功能可通过 DP83867 器件中的 LEDCR1[7:4] 寄存器位和 DP83869 器件中的 LEDS_CFG1[7:4] 寄存器位进行配置。LED_1 也是 strap 配置引脚,具有内部下拉电阻,用于在 DP83867 器件中设置 RGMII TX 时钟偏差并在 DP83869 器件中选择自动协商模式。由于此引脚在两个器件上均设为有效,如果直接驱动 LED,会导致 LED 照明变暗。因此使用 MOSFET 来驱动 LED,如图 3-23 所示。

LED_2:默认情况下,此引脚指示接收或发送活动。其他功能可通过 DP83867 器件中的 LEDCR1[11:18] 寄存器位和 DP83869 器件中的 LEDS_CFG1[11:18] 寄存器位进行配置。LED_2 也是 strap 配置引脚,具有内部下拉电阻器,用于在 DP83867 器件中设置 RGMII TX 时钟偏差并在 DP83869 器件中选择自动协商模式。默认条件是自动协商,并广播 10/100/1000Mbps 链路,可以使用提供的自举电阻器改变这种条件。如果直接驱动 LED,用于 strap 设置的上拉电阻器会导致 LED 照明变暗。因此使用 MOSFET 来驱动 LED。

GPIO1:在 DP83867 PHY 中,可通过 GPIO 多路复用器控制寄存器 1 (GPIO_MUX_CTRL1) 将 GPIO 配置为发挥 LED3 的功能,并可通过对 LEDCR1 寄存器进行编程来设置 LED 配置。这也是一个 strap 配置引脚,用于设置快速链路丢失 (FDP),当前为禁用状态。在 DP83869 PHY 中,可通过 GPIO 多路复用器控制寄存器 (GPIO_MUX_CTRL) 将 GPIO 配置为发挥 LED_GPIO(3) 的功能,并可通过对 LEDS_CFG1 寄存器进行编程来设置 LED 配置。这也是一个 strap 配置引脚,用于在启动时选择 RGMII 转铜缆模式。这可以通过使用 MDC &MDIO 引脚更新 GEN_CFG1 寄存器 – 0x9 来更改为 MII 模式(使用 MII 模式时,必须禁用千兆位以太网广播功能,因为 PHY 无法建立速度高达 1000Mbps 的链路)

RJ45 连接器 LED 指示 - CPSW (DP83867):

LED1 和 GPIO1 连接到 RJ45 的双 LED 来指示 10/100MHz 或 1000MHz 链路。橙色 LED 指示速度为 10/100MHz,而绿色 LED 指示速度为 1000MHz。

LED2 连接到 RJ45 LED(黄色)以指示发送/接收活动。

RJ45 连接器 LED 指示 - ICSSG (DP83869):

LED1 连接到 RJ45 LED(绿色)以指示速度为 1000MHz。

LED2 连接到 RJ45 LED(黄色)以指示发送/接收活动。

GUID-670C35FD-EE5B-4158-AA60-BB3E4779118F-low.png图 3-20 AM64x/AM243x 以太网接口 - CPSW 以太网自举设置
GUID-FF16189B-7E78-4E85-B5E7-84E74436FB3A-low.png图 3-21 AM64x/AM243x 以太网接口 - ICSSG1 以太网自举设置
GUID-29B8DD67-9762-416F-9315-69902805E47E-low.png图 3-22 AM64x/AM243x 以太网接口 - ICSSG2 以太网自举设置
注: 红色框中的电阻器是 DNI 元件。