ZHCUAY4 april   2023 ADS8354

 

  1.   1
  2.   摘要
  3.   商标
  4. 1概述
    1. 1.1 ADS8354EVM-PDK 特性
    2. 1.2 ADS8354EVM 特性
    3. 1.3 德州仪器 (TI) 提供的相关文档
  5. 2模拟接口
    1. 2.1 模拟输入连接器
    2. 2.2 ADC 输入信号驱动器
      1. 2.2.1 输入信号路径
  6. 3数字接口
    1. 3.1 适用于 ADC 数字 I/O 的 SPI
  7. 4电源
    1. 4.1 ADC 输入驱动器配置
    2. 4.2 ADC 电压基准配置
  8. 5ADS8354EVM-PDK 初始设置
    1. 5.1 默认跳线设置
    2. 5.2 EVM 图形用户界面软件安装
  9. 6ADS8354EVM-PDK 操作
    1. 6.1 用于 ADC 控制的 EVM GUI 全局设置
    2. 6.2 时域显示工具
    3. 6.3 频谱分析工具
    4. 6.4 直方图分析工具
  10. 7物料清单、印刷电路板布局布线和原理图
    1. 7.1 物料清单
    2. 7.2 PCB 布局
    3. 7.3 原理图

ADC 输入驱动器配置

ADS8354 仅支持全差分输入。ADS8354EVM 允许用户对输入信号路径中提到的 SMA 或跳线施加全差分信号,如节 2.2.1所述。通过组装 JP1 或 JP2 并在未组装的跳线上施加单端信号,可实现单端到差分转换。THS4561 共模电压 (VOCM) 由 REF56025 设置。通过为 ADCA 组装 JP5 并为 ADCB 组装 JP6,可将 REFIO/2 用于 VOCM。有关 ADS8354 在全差分模式下支持的各种模拟输入满量程范围,请参阅 ADS8354 数据表。表 4-1 显示了单端和全差分模拟输入所需的跳线配置。

表 4-1 ADC 输入驱动器配置的跳线设置
ADC 输入模型 ADC 输入满量程范围 所需的跳线设置 说明
单端模拟输入 ±VREF JP3、JP4 = 断开 在 J2、J4 或 JP3[1]、JP4[1] 处施加单端输入
JP1、JP2 = 闭合 将未使用的输入接地
JP5、JP6 = 闭合 将 VOCM 设置为 VREF/2
±2 × VREF JP3、JP4 = 断开 在 J2、J4 或 JP3[1]、JP4[1] 处施加单端输入
JP1、JP2 = 闭合 将未使用的输入接地
JP5、JP6 = 断开 将 VOCM 设置为 VREF
全差分模拟输入 ±VREF JP1、JP2、JP3、JP4 = 断开 在 J1、J2、J3、J4 或 JP1[1]、JP2[1]、JP3[1]、JP4[1] 处施加差分输入信号
J5、J6 = 闭合 将 VOCM 设置为 VREF/2
±2 × VREF JP1、JP2、JP3、JP4 = 断开 在 J1、J2、J3、J4 或 JP1[1]、JP2[1]、JP3[1]、JP4[1] 处施加差分输入信号
JP5、JP6 = 断开 将 VOCM 设置为 VREF