ZHCSHR6A March   2018  – January 2024 UCC27511A

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. Pin Configuration and Functions
  6. Specifications
    1. 5.1 Absolute Maximum Ratings
    2. 5.2 Handling Ratings
    3. 5.3 Recommended Operating Conditions
    4. 5.4 Thermal Information
    5. 5.5 Electrical Characteristics
    6. 5.6 Switching Characteristics
    7. 5.7 Typical Characteristics
  7. Detailed Description
    1. 6.1 Overview
    2. 6.2 Functional Block Diagram
    3. 6.3 Feature Description
      1. 6.3.1 VDD and Undervoltage Lockout
      2. 6.3.2 Operating Supply Current
      3. 6.3.3 Input Stage
      4. 6.3.4 Enable Function
      5. 6.3.5 Output Stage
      6. 6.3.6 Low Propagation Delays
    4. 6.4 Device Functional Modes
  8. Application and Implementation
    1. 7.1 Application Information
    2. 7.2 Typical Application
      1. 7.2.1 Design Requirements
      2. 7.2.2 Detailed Design Procedure
        1. 7.2.2.1 Input-to-Output Logic
        2. 7.2.2.2 Input Threshold Type
        3. 7.2.2.3 VDD Bias Supply Voltage
        4. 7.2.2.4 Peak Source and Sink Currents
        5. 7.2.2.5 Enable and Disable Function
        6. 7.2.2.6 Propagation Delay
        7. 7.2.2.7 Thermal Information
        8. 7.2.2.8 Power Dissipation
      3. 7.2.3 Application Curves
  9. Power Supply Recommendations
  10. Layout
    1. 9.1 Layout Guidelines
    2. 9.2 Layout Example
  11. 10Device and Documentation Support
    1. 10.1 Device Support
      1. 10.1.1 第三方产品免责声明
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 Trademarks
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11Revision History
  13. 12Mechanical, Packaging, and Orderable Information

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

特性

  • 输入引脚可承受 -5V 的电压(低于接地 (GND) 引脚电压)
  • 低成本栅极驱动器器件提供 NPN 和 PNP 离散解决方案的高品质替代产品
  • 强劲的灌电流提供增强的抗米勒接通效应性能
  • 分离输出配置(可独立对导通和关断速度实现简便调节)
  • 短暂传播延迟(典型值 13ns)
  • 快速上升和下降时间(典型值分别为 8ns 和 7ns)
  • 4.5V 至 18V 单电源电压范围
  • VDD 欠压闭锁 (UVLO) 期间输出保持低电平(确保加电和断电时无毛刺脉冲运行)
  • 晶体管逻辑 (TTL) 和互补金属氧化物半导体 (CMOS) 兼容输入逻辑阈值(与电源电压无关)
  • 宽迟滞(典型值 1V)可实现高噪声抗扰度
  • 双输入设计(选择一个反相(IN- 引脚)或者同相(IN+ 引脚)驱动器配置)
    • 未使用的输入引脚可被用于启用或者禁用功能
  • 当输入引脚悬空时输出保持在低电平
  • 输入引脚最大绝对电压电平不受 VDD 引脚偏置电源电压的限制