ZHCSPN4 January   2024 TAC5411-Q1

ADVANCE INFORMATION  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  电气特性
    6. 5.6  时序要求:I2C 接口
    7. 5.7  开关特性:I2C 接口
    8. 5.8  时序要求:SPI 接口
    9. 5.9  开关特性:SPI 接口
    10. 5.10 时序要求:TDM、I2S 或 LJ 接口
    11. 5.11 开关特性:TDM、I2S 或 LJ 接口
    12. 5.12 时序要求:PDM 数字麦克风接口
    13. 5.13 开关特性:PDM 数字麦克风接口
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1  串行接口
        1. 6.3.1.1 控制串行接口
        2. 6.3.1.2 音频串行接口
          1. 6.3.1.2.1 时分多路复用 (TDM) 音频接口
          2. 6.3.1.2.2 IC 间音频 (I2S) 接口
          3. 6.3.1.2.3 左对齐 (LJ) 接口
      2. 6.3.2  通过共享总线使用多个器件
      3. 6.3.3  锁相环 (PLL) 和时钟生成
      4. 6.3.4  输入通道配置
      5. 6.3.5  基准电压
      6. 6.3.6  麦克风偏置
      7. 6.3.7  输入直流故障诊断
        1. 6.3.7.1 故障条件
          1. 6.3.7.1.1 输入引脚接地短路
          2. 6.3.7.1.2 输入引脚短接至 MICBIAS
          3. 6.3.7.1.3 开路输入
          4. 6.3.7.1.4 INxP 和 INxM 之间短接
          5. 6.3.7.1.5 输入引脚过压
          6. 6.3.7.1.6 输入引脚短接至 VBAT_IN
        2. 6.3.7.2 故障报告
          1. 6.3.7.2.1 过流和过热保护
      8. 6.3.8  信号链处理
        1. 6.3.8.1 ADC 信号链
          1. 6.3.8.1.1 可编程通道增益和数字音量控制
          2. 6.3.8.1.2 可编程通道增益校准
          3. 6.3.8.1.3 可编程通道相位校准
          4. 6.3.8.1.4 可编程数字高通滤波器
          5. 6.3.8.1.5 可编程数字双二阶滤波器
          6. 6.3.8.1.6 可编程通道加法器和数字混频器
          7. 6.3.8.1.7 可配置数字抽取滤波器
            1. 6.3.8.1.7.1 线性相位滤波器
              1. 6.3.8.1.7.1.1 采样速率:16kHz 或 14.7kHz
              2. 6.3.8.1.7.1.2 采样速率:24kHz 或 22.05kHz
              3. 6.3.8.1.7.1.3 采样速率:32kHz 或 29.4kHz
              4. 6.3.8.1.7.1.4 采样速率:48kHz 或 44.1kHz
              5. 6.3.8.1.7.1.5 采样速率:96kHz 或 88.2kHz
              6. 6.3.8.1.7.1.6 采样速率:384kHz 或 352.8kHz
      9. 6.3.9  DAC 信号链
        1. 6.3.9.1 可编程通道增益和数字音量控制
        2. 6.3.9.2 可编程通道增益校准
        3. 6.3.9.3 可编程数字高通滤波器
        4. 6.3.9.4 可编程数字双二阶滤波器
        5. 6.3.9.5 可编程数字混频器
        6. 6.3.9.6 可配置数字内插滤波器
          1. 6.3.9.6.1 线性相位滤波器
            1. 6.3.9.6.1.1 采样速率:16kHz 或 14.7kHz
            2. 6.3.9.6.1.2 采样速率:24kHz 或 22.05kHz
            3. 6.3.9.6.1.3 采样速率:32kHz 或 29.4kHz
            4. 6.3.9.6.1.4 采样速率:48kHz 或 44.1kHz
            5. 6.3.9.6.1.5 采样速率:96kHz 或 88.2kHz
            6. 6.3.9.6.1.6 采样速率:384kHz 或 352.8kHz
      10. 6.3.10 中断、状态和数字 I/O 引脚多路复用
  8. 寄存器映射
    1. 7.1 页 0 寄存器
    2. 7.2 页 1 寄存器
    3. 7.3 Page_3 寄存器
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 应用
      2. 8.2.2 设计要求
      3. 8.2.3 详细设计过程
  10. 电源相关建议
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息
    1. 12.1 卷带包装信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

开关特性:TDM、I2S 或 LJ 接口

TA = 25°C、IOVDD = 3.3V 或 1.8V 且所有输出端均具有 20pF 负载(除非另有说明);时序图详见 TBD
参数 测试条件 最小值 典型值 最大值 单位
td(SDOUT-BCLK) BCLK 到 SDOUT 延迟 BCLK 的 50% 至 SDOUT 的 50%,IOVDD = 1.8V 18 ns
BCLK 的 50% 至 SDOUT 的 50%,IOVDD = 3.3V 14
td(SDOUT-FSYNC) TDM 或 LJ 模式下的 FSYNC 到 SDOUT 延迟(对于 TX_OFFSET = 0 的 MSB 数据) FSYNC 的 50% 至 SDOUT 的 50%,IOVDD = 1.8V 18 ns
FSYNC 的 50% 至 SDOUT 的 50%,IOVDD = 3.3V 14
f(BCLK) BCLK 输出时钟频率;主模式 (1) 24.576 MHz
tH(BCLK) BCLK 高电平脉冲持续时间;主模式 IOVDD = 1.8V 14 ns
IOVDD = 3.3V 14
tL(BCLK) BCLK 低电平脉冲持续时间;主模式 IOVDD = 1.8V 14 ns
IOVDD = 3.3V 14
td(FSYNC) BCLK 至 FSYNC 延迟;主模式 BCLK 的 50% 至 FSYNC 的 50%,IOVDD = 1.8V 18 ns
BCLK 的 50% 至 FSYNC 的 50%,IOVDD = 3.3V 14
tr(BCLK) BCLK 上升时间;主模式 10% - 90% 上升时间,IOVDD = 1.8V 10 ns
10% - 90% 上升时间,IOVDD = 3.3V 10
tf(BCLK) BCLK 下降时间;主模式 90% - 10% 下降时间,IOVDD = 1.8V 8 ns
90% - 10% 下降时间,IOVDD = 3.3V 8
如果 SDOUT 数据线锁存在与器件用于传输 SDOUT 数据的边沿相反的 BCLK 边沿极性上,则 BCLK 输出时钟频率必须低于 18.5MHz(以满足时序规格)。