ZHCSUU5 January   2024 TAC5112-Q1

ADVANCE INFORMATION  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较表
  6. 引脚配置和功能
  7. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  建议运行条件
    4. 6.4  热性能信息
    5. 6.5  电气特性
    6. 6.6  时序要求:I2C 接口
    7. 6.7  开关特性:I2C 接口
    8. 6.8  时序要求:SPI 接口
    9. 6.9  开关特性:SPI 接口
    10. 6.10 时序要求:TDM、I2S 或 LJ 接口
    11. 6.11 开关特性:TDM、I2S 或 LJ 接口
    12. 6.12 时序要求:PDM 数字麦克风接口
    13. 6.13 开关特性:PDM 数字麦克风接口
    14. 6.14 时序图
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 串行接口
        1. 7.3.1.1 控制串行接口
        2. 7.3.1.2 音频串行接口
          1. 7.3.1.2.1 时分多路复用 (TDM) 音频接口
          2. 7.3.1.2.2 IC 间音频 (I2S) 接口
          3. 7.3.1.2.3 左对齐 (LJ) 接口
        3. 7.3.1.3 通过共享总线使用多个器件
      2. 7.3.2 锁相环 (PLL) 和时钟生成
      3. 7.3.3 输入通道配置
      4. 7.3.4 输出通道配置
      5. 7.3.5 基准电压
      6. 7.3.6 可编程麦克风偏置
      7. 7.3.7 信号链处理
        1. 7.3.7.1 ADC 信号链
          1. 7.3.7.1.1 可编程通道增益和数字音量控制
          2. 7.3.7.1.2 可编程通道增益校准
          3. 7.3.7.1.3 可编程通道相位校准
          4. 7.3.7.1.4 可编程数字高通滤波器
          5. 7.3.7.1.5 可编程数字双二阶滤波器
          6. 7.3.7.1.6 可编程通道加法器和数字混频器
          7. 7.3.7.1.7 可配置数字抽取滤波器
            1. 7.3.7.1.7.1 线性相位滤波器
              1. 7.3.7.1.7.1.1 采样速率:16kHz 或 14.7kHz
              2. 7.3.7.1.7.1.2 采样速率:24kHz 或 22.05kHz
              3. 7.3.7.1.7.1.3 采样速率:32kHz 或 29.4kHz
              4. 7.3.7.1.7.1.4 采样速率:48kHz 或 44.1kHz
              5. 7.3.7.1.7.1.5 采样速率:96kHz 或 88.2kHz
              6. 7.3.7.1.7.1.6 采样速率:384kHz 或 352.8kHz
        2. 7.3.7.2 DAC 信号链
          1. 7.3.7.2.1 可编程通道增益和数字音量控制
          2. 7.3.7.2.2 可编程通道增益校准
          3. 7.3.7.2.3 可编程数字高通滤波器
          4. 7.3.7.2.4 可编程数字双二阶滤波器
          5. 7.3.7.2.5 可编程数字混频器
          6. 7.3.7.2.6 可配置数字内插滤波器
            1. 7.3.7.2.6.1 线性相位滤波器
              1. 7.3.7.2.6.1.1 采样速率:16kHz 或 14.7kHz
              2. 7.3.7.2.6.1.2 采样速率:24kHz 或 22.05kHz
              3. 7.3.7.2.6.1.3 采样速率:32kHz 或 29.4kHz
              4. 7.3.7.2.6.1.4 采样速率:48kHz 或 44.1kHz
              5. 7.3.7.2.6.1.5 采样速率:96kHz 或 88.2kHz
              6. 7.3.7.2.6.1.6 采样速率:384kHz 或 352.8kHz
      8. 7.3.8 中断、状态和数字 I/O 引脚多路复用
    4. 7.4 器件功能模式
  9. 寄存器映射
    1. 8.1 TAC5212 寄存器
    2. 8.2 TAC5212 寄存器
    3. 8.3 TAC5212 寄存器
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 应用
      2. 9.2.2 设计要求
      3. 9.2.3 详细设计过程
  11. 10电源相关建议
  12. 11器件和文档支持
    1. 11.1 文档支持
      1. 11.1.1 相关文档
    2. 11.2 接收文档更新通知
    3. 11.3 支持资源
    4. 11.4 商标
    5. 11.5 静电放电警告
    6. 11.6 术语表
  13. 12修订历史记录
  14. 13机械、封装和可订购信息
    1. 13.1 卷带包装信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息
可编程通道相位校准

除了增益校准外,还可以针对 0 至 255 个周期范围内的相位误差以一个调制器时钟周期为步长对每个通道中的相位延迟进行精细校准或调整。调制器时钟与用于 ADC_MOD_CLK 的时钟相同,为 6.144MHz(输出数据采样速率为 48kHz 的倍数或约数)或 5.6448MHz(输出数据采样速率为 44.1kHz 的倍数或约数),而与模拟麦克风或数字麦克风用例无关。对于许多必须在每个通道之间以高分辨率进行相位匹配的应用(包括由外部元件或麦克风导致的任何通道间相位不匹配),该功能非常有用。表 7-15 展示了通道相位校准的可用可编程选项。

表 7-15 通道相位校准可编程设置
P0_R64_D[7:0]:CH1_PCAL[7:0]输入通道 1 的通道相位校准设置
0000 0000 = 0d(默认)输入通道 1 相位校准,无延迟
0000 0001 = 1d输入通道 1 相位校准延迟设置为一个调制器时钟周期
0000 0010 = 2d输入通道 1 相位校准延迟设置为两个调制器时钟周期
1111 1110 = 254d输入通道 1 相位校准延迟设置为 254 个调制器时钟周期
1111 1111 = 255d输入通道 1 相位校准延迟设置为 255 个调制器时钟周期

同样,可以分别使用 CH2_PCAL (P0_R69) 到 CH8_PCAL (P0_R99) 寄存器位来配置输入通道 2 到通道 8 的通道相位校准设置。

当模拟输入和 PDM 输入一起用于同步转换时,不得使用相位校准功能。