ZHCSMF6M January   2003  – August 2022 SN74LVC1G3157

PRODUCTION DATA  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. 引脚配置和功能
  6. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 模拟开关特性
    7. 6.7 开关特性 85°C
    8. 6.8 开关特性 125°C
    9. 6.9 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 8.1 概述
    2. 8.2 功能框图
    3. 8.3 特性说明
    4. 8.4 器件功能模式
  9. 应用和实现
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
      3. 9.2.3 应用曲线
  10. 10电源相关建议
  11. 11布局
    1. 11.1 布局指南
    2. 11.2 布局示例
  12. 12器件和文档支持
    1. 12.1 文档支持
      1. 12.1.1 相关文档
    2. 12.2 接收文档更新通知
    3. 12.3 支持资源
    4. 12.4 商标
    5. 12.5 Electrostatic Discharge Caution
    6. 12.6 术语表
  13. 13机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

详细设计过程

使用此电路创意,系统设计人员可以确保组件或子系统电源在允许信号施加到其输入之前斜升。这对于没有过压耐受输入的集成电路很有用。基本思路是在 VCC1 电源轨上使用电阻分压器,该分压器正在斜升。电阻分压器的 RC 时间常数进一步延迟了 SPDT 总线开关选择引脚上的电压斜坡。通过仔细选择 R1、R2 和 C 的值,可以确保 VCC1 在从 A 到 B2 的路径建立之前达到其标称值,从而防止在器件/系统上电之前 I/O 上出现信号通电。为了确保实现所需的极低延迟,设计人员应使用Equation1 来计算从接地转换 (0V) 到电源电压 (VCC1/2) 一半所需的时间。

Equation1.

选择 Rs 和 C 以获得所需的延迟。

当 VS 变为高电平时,信号将被传递。