ZHCSBJ7D September   2013  – October 2023 SN74LV1T04

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 修订历史记录
  6. 相关产品
  7. 引脚配置和功能
  8. 规格
    1. 7.1 绝对最大额定值
    2. 7.2 ESD 等级
    3. 7.3 建议运行条件
    4. 7.4 热性能信息
    5. 7.5 电气特性
    6. 7.6 开关特性
    7. 7.7 工作特性
    8. 7.8 典型特性
  9. 参数测量信息
  10. 详细说明
    1. 9.1 概述
    2. 9.2 功能方框图
    3. 9.3 特性说明
      1. 9.3.1 钳位二极管结构
      2. 9.3.2 平衡 CMOS 推挽式输出
    4. 9.4 LVxT 增强输入电压
      1. 9.4.1 降压转换
      2. 9.4.2 升压转换
    5. 9.5 器件功能模式
  11. 10应用和实施
    1. 10.1 电源相关建议
    2. 10.2 布局
      1. 10.2.1 布局指南
  12. 11器件和文档支持
    1. 11.1 接收文档更新通知
    2. 11.2 支持资源
    3. 11.3 商标
    4. 11.4 静电放电警告
    5. 11.5 术语表
  13. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

平衡 CMOS 推挽式输出

该器件包括平衡 CMOS 推挽输出。术语平衡 表示器件可以灌入和拉出相似的电流。此器件的驱动能力可能在轻负载时产生快速边缘,因此应考虑布线和负载条件以防止振铃。此外,该器件的输出能够驱动的电流比此器件能够承受的电流更大,而不会损坏器件。务必限制器件的输出功率,以避免因过电流而损坏器件。必须始终遵守绝对最大额定值 中规定的电气和热限值。

未使用的推挽 CMOS 输出应保持断开状态。