ZHCSUB0 January   2024 AWR2544

ADVANCE INFORMATION  

  1.   1
  2. 特性
  3. 应用
  4. 说明
    1. 3.1 功能方框图
  5. 器件比较
  6. 相关产品
  7. 引脚配置和功能
    1. 6.1 引脚图
    2. 6.2 引脚属性
    3. 6.3 信号说明 - 数字
    4. 6.4 信号说明 - 模拟
  8. 规格
    1. 7.1  绝对最大额定值
    2. 7.2  ESD 等级
    3. 7.3  上电小时数 (POH)
    4. 7.4  建议运行条件
    5. 7.5  一次性可编程 (OTP) 电子保险丝的 VPP 规格
      1. 7.5.1 建议的 OTP 电子保险丝编程操作条件
      2. 7.5.2 硬件要求
      3. 7.5.3 对硬件保修的影响
    6. 7.6  电源规格
    7. 7.7  功耗摘要
    8. 7.8  射频规格
    9. 7.9  热阻特性
    10. 7.10 电源时序和复位时序
    11. 7.11 输入时钟和振荡器
      1. 7.11.1 时钟规格
    12. 7.12 外设信息
      1. 7.12.1 QSPI 闪存存储器外设
        1. 7.12.1.1 QSPI 时序条件
        2. 7.12.1.2 QSPI 时序要求 #GUID-C38B9713-DC57-4B3B-8AFF-A79AF70E5A5A/GUID-97D19708-D87E-443B-9ADF-1760CFEF6F4C #GUID-C38B9713-DC57-4B3B-8AFF-A79AF70E5A5A/GUID-0A61EEC9-2B95-4C27-B219-18D27C8F9430
        3. 7.12.1.3 QSPI 开关特性 #GUID-D1480E86-4079-4A44-A68A-26C2D9F4506B/T4362547-64 #GUID-D1480E86-4079-4A44-A68A-26C2D9F4506B/T4362547-65
      2. 7.12.2 多缓冲/标准串行外设接口 (MibSPI)
        1. 7.12.2.1 MibSPI 外设说明
        2. 7.12.2.2 MibSPI 发送和接收 RAM 组织结构
          1. 7.12.2.2.1 SPI 时序条件
          2. 7.12.2.2.2 SPI 控制器模式开关参数(时钟相位 = 0、SPICLK = 输出、SPISIMO = 输出和 SPISOMI = 输入) #GUID-3DD8619F-41DB-47CF-9AF7-5916CFF97E61/T4362547-236 #GUID-3DD8619F-41DB-47CF-9AF7-5916CFF97E61/T4362547-237 #GUID-3DD8619F-41DB-47CF-9AF7-5916CFF97E61/T4362547-238
          3. 7.12.2.2.3 SPI 控制器模式开关参数(时钟相位 = 1、SPICLK = 输出、SPISIMO = 输出和 SPISOMI = 输入) #GUID-220CE6B8-D17E-48AF-BF69-AAEC97D55C95/T4362547-244 #GUID-220CE6B8-D17E-48AF-BF69-AAEC97D55C95/T4362547-245 #GUID-220CE6B8-D17E-48AF-BF69-AAEC97D55C95/T4362547-246
        3. 7.12.2.3 SPI 外设模式 I/O 时序
          1. 7.12.2.3.1 SPI 外设模式开关参数(SPICLK = 输入、SPISIMO = 输入和 SPISOMI = 输出) #GUID-BF2B230C-8F03-4C6A-A240-6DFD0CEC87C8/T4362547-70 #GUID-BF2B230C-8F03-4C6A-A240-6DFD0CEC87C8/T4362547-71 #GUID-BF2B230C-8F03-4C6A-A240-6DFD0CEC87C8/T4362547-73
      3. 7.12.3 以太网交换机 (RGMII/RMII/MII) 外设
        1. 7.12.3.1  RGMII/RMII/MII 时序条件
        2. 7.12.3.2  RGMII 发送时钟开关特性
        3. 7.12.3.3  RGMII 发送数据和控制开关特性
        4. 7.12.3.4  RGMII 接收时钟时序要求
        5. 7.12.3.5  RGMII 接收数据和控制时序要求
        6. 7.12.3.6  RMII 发送时钟开关特性
        7. 7.12.3.7  RMII 发送数据和控制开关特性
        8. 7.12.3.8  RMII 接收时钟时序要求
        9. 7.12.3.9  RMII 接收数据和控制时序要求
        10. 7.12.3.10 MII 发送开关特性
        11. 7.12.3.11 MII 接收时钟时序要求
        12. 7.12.3.12 MII 接收时序要求
        13. 7.12.3.13 MII 发送时钟时序要求
        14. 7.12.3.14 MDIO 接口时序
      4. 7.12.4 LVDS 仪表和测量外设
        1. 7.12.4.1 LVDS 接口配置
        2. 7.12.4.2 LVDS 接口时序
      5. 7.12.5 UART 外设
        1. 7.12.5.1 SCI 时序要求
      6. 7.12.6 内部集成电路接口 (I2C)
        1. 7.12.6.1 I2C 时序要求 #GUID-5F6D5D17-1161-44B3-ABD1-283215937B93/T4362547-185
      7. 7.12.7 增强型脉宽调制器 (ePWM)
      8. 7.12.8 通用输入/输出
        1. 7.12.8.1 输出时序的开关特性和负载电容间的关系 (CL) #GUID-918A19D2-41ED-481C-96AE-E1C69B8B3446/T4362547-45 #GUID-918A19D2-41ED-481C-96AE-E1C69B8B3446/T4362547-50
    13. 7.13 仿真和调试
      1. 7.13.1 仿真和调试说明
      2. 7.13.2 JTAG 接口
        1. 7.13.2.1 IEEE 1149.1 JTAG 的时序要求
        2. 7.13.2.2 IEEE 1149.1 JTAG 的开关特性
      3. 7.13.3 ETM 跟踪接口
        1. 7.13.3.1 ETM 跟踪时序要求
        2. 7.13.3.2 ETM 跟踪开关特性
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 子系统
      1. 8.3.1 射频 (RF) 和模拟子系统
        1. 8.3.1.1 射频时钟子系统
        2. 8.3.1.2 发送子系统
        3. 8.3.1.3 接收子系统
      2. 8.3.2 处理器子系统
      3. 8.3.3 汽车接口
    4. 8.4 其他子系统
      1. 8.4.1 硬件加速器子系统
      2. 8.4.2 安全性 – 硬件安全模块
      3. 8.4.3 用于用户应用的 ADC 通道(服务)
  10. 监控和诊断
    1. 9.1 监测和诊断机制
  11. 10应用、实现和布局
    1. 10.1 应用信息
    2. 10.2 短距离和中距离雷达
    3. 10.3 参考原理图
  12. 11器件和文档支持
    1. 11.1 器件支持
  13. 12器件命名规则
    1. 12.1 工具与软件
    2. 12.2 文档支持
    3. 12.3 支持资源
    4. 12.4 商标
    5. 12.5 静电放电警告
    6. 12.6 术语表
  14. 13修订历史记录
  15. 14机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
  • AMQ|248
散热焊盘机械数据 (封装 | 引脚)
订购信息

电源规格

表 7-1 介绍了必须从外部电源提供给 AWR2544 的四个所需电源轨。在使用 1.8V LVCMOS IO 的情况下,VIOIN 由 1.8V 电源轨供电,3.3V 电源轨可以省略,因此只需提供三个电源轨。此外,根据所使用的电源拓扑,射频 1.0V 和基带、时钟和 VCO 1.8V 电源可能需要额外的电源滤波,以满足所需的纹波规格。这一额外的滤波会导致从这四个基本电源轨生成单独的电源网。

表 7-1 电源轨特性
电源电压由电源供电的器件块器件电源网
1.8V合成器和 APLL VCO、晶体振荡器、中频放大器级、ADC、CSI2、LVDS、LVCMOS IO输入:VDDA_18VCO、VDDA_18CLK、VDDA_18PM、VDDA_18BB、VIOIN_18CSI、VIOIN_18LVDS、VIOIN_18
LDO 输出:VOUT_14SYNTH、VOUT_14APLL
1.0V功率放大器、低噪声放大器、混频器和 LO 分配输入:VDDA_10RF2、VDDA_10RF1
3.3V(或对于 1.8V I/O 模式,为 1.8V)LVCMOS IOVIOIN
1.2V内核数字和 SRAMVDD、VDD_SRAM、VNWA
1.7V对 OTP 电子保险丝进行编程(对于安全器件)VPP

表 7-2 中提到了 1.0V 和 1.8V 电源纹波规格。杂散电平和纹波电平具有 dB 到 dB 的关系,例如,电源纹波增加 1dB 会导致杂散电平增加大概 1dB。引用的值是在指定频率下施加的正弦输入的均方根电流电平。

表 7-2 纹波规格
频率 (kHz)杂散电平 (dBc)射频电源轨VCO/中频电源轨
1 V (µVRMS)1.8V (mVRMS)
10-852210.99
100-9581.42
200-9860.73
500-10240.45
1000-10530.30
2000-10530.08
5000-10530.06
10000-10530.06
15000-10520.04
20000-10520.04

电源指南

建议将 LP8772-Q1 电源管理 IC (PMIC) 用于集成式 AWR2544 电源解决方案。这一经过成本和空间优化的解决方案旨在为 AWR2544 雷达传感器及其主要外设供电。

使用 LP8772-Q1 PMIC 为 AWR2544 供电时的优势列表:

  1. TI 评估板上经验证的完整器件性能授权
  2. 噪声/纹波性能满足 AWR 噪声/纹波性能规格
    1. LP8772-Q1 在中频频带外具有高开关频率的开关,由于无需使用 LDO 而有助于提高系统级的热性能,并且无需使用第二级 LC 滤波器来抑制纹波并滤除杂散。
    2. 热耗散不会影响射频性能