ZHCST20 September   2023 AMC131M02

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 修订历史记录
  6. 引脚配置和功能
  7. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  建议运行条件
    4. 6.4  热性能信息
    5. 6.5  绝缘规格
    6. 6.6  安全相关认证
    7. 6.7  安全限值
    8. 6.8  电气特性
    9. 6.9  时序要求
    10. 6.10 开关特性
    11. 6.11 时序图
    12. 6.12 典型特性
  8. 参数测量信息
    1. 7.1 噪声测量
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1  隔离式直流/直流转换器
        1. 8.3.1.1 直流/直流转换器故障检测
      2. 8.3.2  高侧电流驱动能力
      3. 8.3.3  隔离通道信号传输
      4. 8.3.4  输入 ESD 保护电路
      5. 8.3.5  输入多路复用器
      6. 8.3.6  可编程增益放大器 (PGA)
      7. 8.3.7  电压基准
      8. 8.3.8  内部测试信号
      9. 8.3.9  时钟和功耗模式
      10. 8.3.10 ΔΣ 调制器
      11. 8.3.11 数字滤波器
        1. 8.3.11.1 数字滤波器实现
          1. 8.3.11.1.1 快速稳定滤波器
          2. 8.3.11.1.2 SINC3 和 SINC3 + SINC1 滤波器
        2. 8.3.11.2 数字滤波器特性
      12. 8.3.12 通道相位校准
      13. 8.3.13 校准寄存器
      14. 8.3.14 寄存器映射 CRC
      15. 8.3.15 通用数字输出 (GPO)
    4. 8.4 器件功能模式
      1. 8.4.1 上电和复位
        1. 8.4.1.1 上电复位
        2. 8.4.1.2 SYNC/RESET 引脚
        3. 8.4.1.3 RESET 命令
      2. 8.4.2 上电后的启动行为
      3. 8.4.3 引脚复位或 RESET 命令后的启动行为
      4. 8.4.4 在 CLKIN 中暂停后的启动行为
      5. 8.4.5 同步
      6. 8.4.6 转换模式
        1. 8.4.6.1 连续转换模式
        2. 8.4.6.2 全局斩波模式
      7. 8.4.7 电源模式
      8. 8.4.8 待机模式
    5. 8.5 编程
      1. 8.5.1 串行接口
        1. 8.5.1.1  片选 (CS)
        2. 8.5.1.2  串行数据时钟 (SCLK)
        3. 8.5.1.3  串行数据输入 (DIN)
        4. 8.5.1.4  串行数据输出 (DOUT)
        5. 8.5.1.5  数据就绪 (DRDY)
        6. 8.5.1.6  转换同步或系统复位 (SYNC/RESET)
        7. 8.5.1.7  SPI 通信帧
        8. 8.5.1.8  SPI 通信字
        9. 8.5.1.9  短 SPI 帧
        10. 8.5.1.10 通信循环冗余校验 (CRC)
        11. 8.5.1.11 SPI 超时
      2. 8.5.2 ADC 转换数据
      3. 8.5.3 命令
        1. 8.5.3.1 NULL (0000 0000 0000 0000)
        2. 8.5.3.2 RESET (0000 0000 0001 0001)
        3. 8.5.3.3 STANDBY (0000 0000 0010 0010)
        4. 8.5.3.4 WAKEUP (0000 0000 0011 0011)
        5. 8.5.3.5 LOCK (0000 0101 0101 0101)
        6. 8.5.3.6 UNLOCK (0000 0110 0101 0101)
        7. 8.5.3.7 RREG (101a aaaa annn nnnn)
          1. 8.5.3.7.1 读取单个寄存器
          2. 8.5.3.7.2 读取多个寄存器
        8. 8.5.3.8 WREG (011a aaaa annn nnnn)
      4. 8.5.4 ADC 输出缓冲器和 FIFO 缓冲器
      5. 8.5.5 第一次或数据收集暂停后收集数据
    6. 8.6 AMC131M02 寄存器
  10. 应用和实现
    1. 9.1 应用信息
      1. 9.1.1 未使用的输入和输出
      2. 9.1.2 抗混叠
      3. 9.1.3 最小接口连接
      4. 9.1.4 多器件配置
      5. 9.1.5 Calibration
      6. 9.1.6 疑难解答
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
        1. 9.2.2.1 电压测量
        2. 9.2.2.2 分流测量
      3. 9.2.3 应用曲线
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息
SINC3 和 SINC3 + SINC1 滤波器

AMC131M02 会选择 sinc3 滤波器路径,在上电或器件复位后发生两次转换。如果 OSR 设置为 64 到 1024,sinc3 滤波器输出直接馈入全局斩波和校准逻辑。如果 OSR 设置为 2048 及更高,sinc3 滤波器后跟一个 sinc1 滤波器。在这种情况下,sinc3 滤波器以 1024 的固定 OSR 运行,而 sinc1 滤波器实现了 2 至 16 的额外 OSR。因此,当选择 4096(示例)的 OSR 时,sinc3 滤波器会以 1024 的 OSR 运行,而 sinc1 滤波器以 4 的 OSR 运行。

滤波器在数据速率的整数倍上具有无限衰减,但 fMOD 的整数倍除外。与所有数字滤波器一样,AMC131M02 的数字滤波器响应以调制器频率 fMOD 的整数倍重复。数据速率和滤波器陷波频率随 fMOD 而变化。

在可能的情况下,为应用中的不相关周期性过程规划数据速率整数倍的频率,以便数字滤波器的陷波有效地消除对数据采集的任何寄生效应。尽可能避免使用接近 fMOD 整数倍的频率,因为这些频带中的音调可能会混叠到目标频带。

给定通道的 sinc3 和 sinc3 + sinc1 滤波器在启用通道、更改通道多路复用器或增益设置或发生重新同步事件后,需要时间来稳定。有关重新同步的更多详细信息,请参阅同步 部分。表 8-5 列出了 sinc3 和 sinc3 + sinc1 滤波器在每种 OSR 设置下需要的稳定时间。AMC131M02 不会选通未稳定的数据。因此,主机必须考虑滤波器稳定时间,并忽略未稳定的数据(如果读取了任何数据)。等待表 8-5 中列出的稳定时间加上一个额外的转换周期后,读取的数据才会被视为有效。

表 8-5 数字滤波器稳定时间
OSR(总体) OSR (SINC3) OSR (SINC1) 详细稳定时间 (tCLKIN) 总稳定时间 (tCLKIN)
64 64 不适用 3 × 64 + 44 + 4 240
128 128 不适用 3 × 128 + 44 + 4 432
256 256 不适用 3 × 256 + 44 + 4 816
512 512 不适用 3 × 512 + 44 + 4 1584
1024 1024 不适用 3 × 1024 + 44 + 4 3120
2048 1024 2 6 × 1024 + 44 + 4 6192
4096 1024 4 10 × 1024 + 44 + 4 10288
8192 1024 8 18 × 1024 + 44 + 4 18480
16384 1024 16 34 × 1024 + 44 + 4 34864