视频系列

LMK03328 超低抖动时钟发生器逐步设计流程

本视频系列由三个部分组成,概述 LMK03328 超低抖动时钟发生器的设计过程。本系列涵盖 WEBENCH 时钟架构设计和仿真过程,使用 TICS Pro EVM GUI 软件和 WEBENCH 设计报告来帮助配置 LMK03328 EVM、频率规划技术以及使用 TICS Pro 将多个启动配置文件编程到器件 EEPROM 中。本视频系列讨论网络交换机时钟示例,重点介绍 LMK03328 双 PLL 时钟发生器的主要特性和优势,例如用于提高系统性能/裕度的超低相位噪声/抖动、用于支持多种启动配置文件和系统验证测试的 EEPROM 引脚模式以及灵活的频率规划和频率裕度功能。该设计过程也适用于 LMK03318(LMK03328 的单 PLL 版本)。

讲解人

View series

LMK03328 超低抖动时钟发生器逐步设计流程