CIRCUIT060024
差分放大器 (減法器) 電路
CIRCUIT060024
概覽
此設計輸入 Vi1 和 Vi2 兩個訊號,並輸出其差值 (相減)。輸入訊號通常來自低阻抗源,因為此電路的輸入阻抗由電阻網路決定。差動放大器通常用於放大差動輸入訊號和抑制共模電壓。共模電壓是兩個輸入端的共同電壓。差動放大器抑制共模訊號能力的有效性稱為共模拒斥比 (CMRR)。差動放大器的 CMRR 主要取決於電阻器公差。
特點
- 輸入:±1.25 V
- 輸出:±2.5 V
- CMRR (最小):50 dB
- 供應:
- Vcc = 2.75 V
- Vee = -2.75 V
- Vref = 0 V
技術文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 3
| 類型 | 標題 | 下載最新的英文版本 | 日期 | |||
|---|---|---|---|---|---|---|
| 應用說明 | AN-31 Amplifier Circuit Collection (Rev. D) | PDF | HTML | 2020/10/21 | |||
| Circuit design | Difference amplifier (subtractor) circuit (Rev. A) | PDF | HTML | 2019/1/31 | |||
| 應用說明 | Handbook of Operational Amplifier Applications (Rev. B) | 2016/9/19 |