CIRCUIT060024

差分放大器 (減法器) 電路

CIRCUIT060024

概覽

此設計輸入 Vi1 和 Vi2 兩個訊號,並輸出其差值 (相減)。輸入訊號通常來自低阻抗源,因為此電路的輸入阻抗由電阻網路決定。差動放大器通常用於放大差動輸入訊號和抑制共模電壓。共模電壓是兩個輸入端的共同電壓。差動放大器抑制共模訊號能力的有效性稱為共模拒斥比 (CMRR)。差動放大器的 CMRR 主要取決於電阻器公差。
特點
  • 輸入:±1.25 V
  • 輸出:±2.5 V
  • CMRR (最小):50 dB
  • 供應:
    • Vcc = 2.75 V
    • Vee = -2.75 V
    • Vref = 0 V
下載 觀看有字幕稿的影片 影片

開始使用

  1. 請閱讀電路設計
  2. 下載模型

技術文件

找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 3
類型 標題 下載最新的英文版本 日期
應用說明 AN-31 Amplifier Circuit Collection (Rev. D) PDF | HTML 2020/10/21
Circuit design Difference amplifier (subtractor) circuit (Rev. A) PDF | HTML 2019/1/31
應用說明 Handbook of Operational Amplifier Applications (Rev. B) 2016/9/19

相關設計資源

設計工具與模擬

計算工具
ANALOG-ENGINEER-CALC 類比工程師計算機
模擬工具
PSPICE-FOR-TI PSpice® for TI 設計與模擬工具 TINA-TI 基於 SPICE 的類比模擬程式

支援與培訓

內含 TI 工程師技術支援的 TI E2E™ 論壇

以英文檢視所有論壇主題

內容係由 TI 和社群貢獻者依「現狀」提供,且不構成 TI 規範。檢視使用條款

若有關於品質、封裝或訂購 TI 產品的問題,請參閱 TI 支援