CIRCUIT060024

차동 증폭기(감산기) 회로

CIRCUIT060024

개요

이 설계는 두 개의 신호 Vi1과 Vi2를 입력하고 그 차이(감산)를 출력합니다. 입력 신호가 일반적으로 저 임피던스 소스에서 나오는 이유는 이 회로의 입력 임피던스가 저항식 네트워크에 의해 결정되기 때문입니다. 차동 증폭기는 일반적으로 차동 입력 신호를 증폭하고 동상 전압을 제거하는 데 사용됩니다. 동상 전압은 두 입력에 공통적인 전압입니다. 차동 증폭기가 공통 모드 신호를 제거할 수 있는 기능의 효과를 CMRR(공통 모드 제거비)라고 합니다. 차동 증폭기의 CMRR은 저항의 허용 오차에 의해 지배됩니다.
특징
  • 입력: ±1.25V
  • 출력: ±2.5V
  • CMRR(최소): 50dB
  • 공급:
    • Vcc = 2.75V
    • Vee = -2.75V
    • Vref = 0 V
다운로드 스크립트와 함께 비디오 보기 비디오

시작하기

  1. 회로 설계 읽기
  2. 모델 다운로드

기술 자료

검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
3개 모두 보기
유형 직함 최신 영어 버전 다운로드 날짜
애플리케이션 노트 AN-31 Amplifier Circuit Collection (Rev. D) PDF | HTML 2020. 10. 21
Circuit design Difference amplifier (subtractor) circuit (Rev. A) PDF | HTML 2019. 1. 31
애플리케이션 노트 Handbook of Operational Amplifier Applications (Rev. B) 2016. 9. 19

관련 설계 리소스

설계 툴 및 시뮬레이션

계산 툴
ANALOG-ENGINEER-CALC 아날로그 엔지니어의 계산기
시뮬레이션 툴
PSPICE-FOR-TI TI 설계 및 시뮬레이션 툴용 PSpice® TINA-TI SPICE 기반 아날로그 시뮬레이션 프로그램

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

포럼 주제 모두 보기(영문)

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요.