ADS5481EVM

ADS5481 评估模块

ADS5481EVM

立即订购

概述

ADS5481EVM 是能让设计者评估德州仪器 (TI) ADS5481 器件的电路板,具有 DDR LVDS 输出的 16 位 80 MSPS ADC。借助提供的逻辑分析器输出板,可以使用 Agilent E5405A 或 Tektronix P6980 非接触式探针直接采集 ADC LVDS 输出。ADS5481EVM 还与 TI 的 TSW1200EVM 高速 LVDS 评估和采集系统兼容,允许采集样片并将其传递到 PC,以进行快速分析和评估。ADS5481EVM 还包括德州仪器 (TI) 的新款 10 路输出低抖动时钟同步器和抖动消除器器件 - CDCE72010,它可用于将时钟输入驱使到 ADS5481 中。我们为外部 VCXO 和晶体带通滤波器提供了开放套接,允许对组合的高性能 ADC 与时钟电路(相当于最终的系统级解决方案)进行快速评估。此外,还为 EVM 提供了外部时钟源,后者可通过 CDCE72010 进行路由或直接传递到 ADS5481 时钟输入。
变压器耦合模拟输入路径 CDCE72010 抖动时钟同步器和抖动消除器时钟电路 DDR LVDS 输出和采集能力
高速 ADCs (>10MSPS)
ADS5481 具有高 SFDR 和 LVDS 输出的 16 位 80MSPS 模数转换器 (ADC)

 

时钟发生器
CDCE72010 10 路输出低抖动时钟同步器和抖动消除器

立即订购并开发

评估板

ADS5481EVM-BDL – ADS5481EVM + TSW1400EVM Data Capture / Pattern Generator Bundle

支持软件

TIGAR Support Files – SBAC120.ZIP (262219KB)

应遵守 TI 的评估模块标准条款与条件.

技术文档

star
= TI 精选文档
未找到结果。请清除搜索,并重试。
查看所有 2
类型 标题 下载最新的英文版本 日期
* 用户指南 ADS5483 User's Guide 2008年 8月 12日
更多文献资料 ADS5481EVM EU Declaration of Conformity (DoC) 2019年 1月 2日

相关设计资源

硬件开发

评估板
TSW1400EVM高速数据采集和图形生成平台
子卡
HSMC-ADC-BRIDGE高速 ADC 至 HSMC (Altera) 接头适配卡
接口适配器
FMC-ADC-ADAPTER高速 ADC 至 FMC (Xilinx) 接头适配卡

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

查看所有论坛主题 查看英文版所有论坛主题

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持

视频