Vektorsignaltransceiver (VST)

Produkte und Referenzdesigns

Vektorsignaltransceiver (VST)

Blockschaltbild

Überblick

Hochgeschwindigkeits-Digitalisierer, programmierbares Taktsystem mit extrem geringem Jitter, Hochfrequenz-Signalkette und rauscharme Leistung ermöglichen Systeme mit großer Bandbreite und höherem Dynamikbereich, welche für Vektorsignal-Transceiver (VST)-Designs benötigt werden. Unsere integrierten Schaltkreise und Referenzdesigns unterstützen Sie bei der Entwicklung moderner Hochleistungs-VSTs.

Designanforderungen

    VST-Designs der nächsten Generation erfordern häufig:

  • ADCs mit direkter HF-Abtastung, um eine hohe Bandbreite und einen hohen Dynamikbereich zu erreichen.
  • HF-DACs, welche IQ-Modulation mit hoher Bandbreite und hohem Dynamikbereich ermöglichen.
  • HF-PLL-Synthesizer mit extrem geringem Phasenrauschen erzeugt JESD204B-konforme Taktungen.
  • Rauscharme Leistung zur Erzielung einer hohen Empfindlichkeit und eines weiten Dynamikbereichs.

Erkunden Sie Anwendungen mit vergleichbarer Funktion und vergleichbarem Design
Herunterladen Video mit Transkript ansehen Video

Blockschaltbild

Finden Sie Produkte und Referenzdesigns für Ihr System.

Technische Dokumentation

Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 8
Typ Titel Neueste englische Version herunterladen Datum
Technischer Artikel High-speed data converter clocking for JESD204B PDF | HTML 07.07.2017
Technischer Artikel Digital signal processing in RF sampling DACs – part 2 PDF | HTML 04.04.2017
Technischer Artikel Digital signal processing in RF sampling DACs - part 1 PDF | HTML 13.02.2017
Technischer Artikel Don’t let bad reference signals destroy the phase noise in your PLL/synthesizer PDF | HTML 10.01.2017
Whitepaper Analog advancements make waves in 5G communications 12.08.2016
Technischer Artikel Complete clock-tree solutions that make a hardware designer’s life easier PDF | HTML 10.03.2016
Technischer Artikel RF sampling: digital mixers make mixing fun PDF | HTML 17.09.2015
Anwendungshinweis Maximizing SFDR Performance in the GSPS ADC: Spur Sources and Methods of Mitigat 09.12.2013

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Alle Forenthemen auf Englisch anzeigen

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support.

Videos