GPS-Empfänger

Produkte und Referenzdesigns

GPS-Empfänger

Blockschaltbild

Überblick

Unsere integrierten Schaltkreise und Referenzdesigns unterstützen Sie bei der Entwicklung hochexakter und störungsfester GPS-Empfänger (globales Positionierungssystem).

Designanforderungen

Für Moderne GPS-Empfänger ist Folgendes erforderlich:

  • Rauscharme analoge Frontends für den Empfang schwacher Signale.
  • Jitterarme LOs und Taktgeber zum Maximieren der Leistung des Digitalisierers.
  • Rauscharme und effiziente Stromversorgungslösungen.

Erweitern Sie die Möglichkeiten dieser Anwendung
Herunterladen Video mit Transkript ansehen Video

Blockschaltbild

Finden Sie Produkte und Referenzdesigns für Ihr System.

Technische Dokumentation

Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 14
Typ Titel Neueste englische Version herunterladen Datum
Anwendungshinweis Keystone Error Detection and Correction EDC ECC (Rev. A) 25.06.2021
Technischer Artikel Minimize noise and ripple with a low-noise buck converter PDF | HTML 21.10.2020
Technischer Artikel Sequencing and powering FPGAs in radar and other defense applications PDF | HTML 18.11.2019
Technischer Artikel FPGA power made simple: system architecture PDF | HTML 02.11.2017
Analog Design Journal Designing a modern power supply for RF sampling converters 26.04.2017
Anwendungshinweis Common Design Challenges and Proper Use of Fully Differential Amplifiers (FDA) 25.05.2016
Technischer Artikel How to complete your RF sampling solution PDF | HTML 18.05.2016
Whitepaper Multicore SoCs stay a step ahead of SoC FPGAs 23.02.2016
Anwendungshinweis LMX2571 Using a Programmable Input Multiplier to Minimize Integer Boundary Spurs PDF | HTML 12.01.2016
Anwendungshinweis Frequency Margining Using TI High-Performance Clock Generators (Rev. A) 12.12.2015
Whitepaper Ready to make the jump to JESD204B? White Paper (Rev. B) 19.03.2015
Benutzerhandbuch Understanding JESD204B Subclasses and Deterministic Latency 26.10.2012
Whitepaper The Impact of Various PLL Parameters on System Perf 01.05.2007
Analog Design Journal Designing for low distortion with high-speed op amps 02.03.2005

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Alle Forenthemen auf Englisch anzeigen

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support.

Videos