產品詳細資料

Technology family LVC Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Number of channels 1 Inputs per channel 3 IOL (max) (mA) 32 IOH (max) (mA) -32 Input type Standard CMOS Output type Push-Pull Features Over-voltage tolerant inputs, Partial power down (Ioff), Ultra high speed (tpd <5ns) Data rate (max) (Mbps) 100 Rating Catalog Operating temperature range (°C) -40 to 125
Technology family LVC Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Number of channels 1 Inputs per channel 3 IOL (max) (mA) 32 IOH (max) (mA) -32 Input type Standard CMOS Output type Push-Pull Features Over-voltage tolerant inputs, Partial power down (Ioff), Ultra high speed (tpd <5ns) Data rate (max) (Mbps) 100 Rating Catalog Operating temperature range (°C) -40 to 125
DSBGA (YZP) 6 2.1875 mm² 1.75 x 1.25 SOT-23 (DBV) 6 8.12 mm² 2.9 x 2.8 SOT-5X3 (DRL) 6 2.56 mm² 1.6 x 1.6 SOT-SC70 (DCK) 6 4.2 mm² 2 x 2.1 USON (DRY) 6 1.45 mm² 1.45 x 1 X2SON (DSF) 6 1 mm² 1 x 1
  • Available in the Texas Instruments NanoStar and NanoFree Packages
  • Supports 5-V VCC Operation
  • Inputs Accept Voltages to 5.5 V
  • Supports Down Translation to VCC
  • Max tpd of 4.5 ns at 3.3 V
  • Low Power Consumption, 10-µA Max ICC
  • ±24-mA Output Drive at 3.3 V
  • Ioff Supports Live Insertion, Partial-Power-Down Mode, and Back-Drive Protection
  • Latch-Up Performance Exceeds 100 mA Per
    JESD 78, Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model (A114-A)
    • 200-V Machine Model (A115-A)
    • 1000-V Charged-Device Model (C101)

  • Available in the Texas Instruments NanoStar and NanoFree Packages
  • Supports 5-V VCC Operation
  • Inputs Accept Voltages to 5.5 V
  • Supports Down Translation to VCC
  • Max tpd of 4.5 ns at 3.3 V
  • Low Power Consumption, 10-µA Max ICC
  • ±24-mA Output Drive at 3.3 V
  • Ioff Supports Live Insertion, Partial-Power-Down Mode, and Back-Drive Protection
  • Latch-Up Performance Exceeds 100 mA Per
    JESD 78, Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model (A114-A)
    • 200-V Machine Model (A115-A)
    • 1000-V Charged-Device Model (C101)

The SN74LVC1G332 device performs the Boolean function in positive logic.

NanoStar™ and NanoFree™ package technology is a major breakthrough in IC packaging concepts, using the die as the package.

This device is fully specified for partial-power-down applications using Ioff. The Ioff circuitry disables the outputs, preventing damaging current backflow through the device when it is powered down.

The SN74LVC1G332 device performs the Boolean function in positive logic.

NanoStar™ and NanoFree™ package technology is a major breakthrough in IC packaging concepts, using the die as the package.

This device is fully specified for partial-power-down applications using Ioff. The Ioff circuitry disables the outputs, preventing damaging current backflow through the device when it is powered down.

下載 觀看有字幕稿的影片 影片

您可能會感興趣的類似產品

open-in-new 比較替代產品
引腳對引腳且具備與所比較裝置相同的功能
SN74AUP1G32 現行 單路 2 輸入、0.8-V 至 3.6-V 低功耗 (< 1uA) OR 閘 Smaller voltage range (0.8V to 3.6V), longer average propagation delay (8ns), lower average drive strength (4mA)
功能與所比較的裝置相似
SN74LVC1G32 現行 1 通道、2 輸入、1.65-V 至 5.5-V 32-mA 驅動強度 OR 閘 Voltage range 1.65V to 5.5V, average propagation delay 5.5ns, average drive strength 24mA

技術文件

star =TI 所選的此產品重要文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 28
類型 標題 日期
* Data sheet SN74LVC1G332 datasheet (Rev. E) 2012年 1月 11日
Application note Implications of Slow or Floating CMOS Inputs (Rev. E) 2021年 7月 26日
Selection guide Little Logic Guide 2018 (Rev. G) 2018年 7月 6日
Selection guide Logic Guide (Rev. AB) 2017年 6月 12日
Application note How to Select Little Logic (Rev. A) 2016年 7月 26日
Application note Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
User guide LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
Product overview Design Summary for WCSP Little Logic (Rev. B) 2004年 11月 4日
Application note Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
Application note Selecting the Right Level Translation Solution (Rev. A) 2004年 6月 22日
User guide Signal Switch Data Book (Rev. A) 2003年 11月 14日
Application note Use of the CMOS Unbuffered Inverter in Oscillator Circuits 2003年 11月 6日
User guide LVC and LV Low-Voltage CMOS Logic Data Book (Rev. B) 2002年 12月 18日
Application note Texas Instruments Little Logic Application Report 2002年 11月 1日
Application note TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
More literature Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
Application note 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA (Rev. B) 2002年 5月 22日
Application note Power-Up 3-State (PU3S) Circuits in TI Standard Logic Devices 2002年 5月 10日
More literature STANDARD LINEAR AND LOGIC FOR DVD/VCD PLAYERS 2002年 3月 27日
Application note Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997年 12月 1日
Application note Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs (Rev. A) 1997年 8月 1日
Application note CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
Application note LVC Characterization Information 1996年 12月 1日
Application note Input and Output Characteristics of Digital Integrated Circuits 1996年 10月 1日
Application note Live Insertion 1996年 10月 1日
Design guide Low-Voltage Logic (LVC) Designer's Guide 1996年 9月 1日
Application note Understanding Advanced Bus-Interface Products Design Guide 1996年 5月 1日
Selection guide Logic Guide (Rev. AC) PDF | HTML 1994年 6月 1日

設計與開發

如需其他條款或必要資源,請按一下下方的任何標題以檢視詳細頁面 (如有)。

開發板

5-8-LOGIC-EVM — 適用於 5 針腳至 8 針腳 DCK、DCT、DCU、DRL 和 DBV 封裝的通用邏輯評估模組

靈活的 EVM 旨在支援任何針腳數為 5 至 8 支且採用 DCK、DCT、DCU、DRL 或 DBV 封裝的裝置。
使用指南: PDF
TI.com 無法提供
模擬型號

SN74LVC1G332 Behavioral SPICE Model

SCEM631.ZIP (8 KB) - PSpice Model
模擬型號

SN74LVC1G332 IBIS Model (Rev. A)

SCEM371A.ZIP (44 KB) - IBIS Model
參考設計

TIDM-SERVODRIVE — 工業伺服驅動器與 AC 變頻驅動器參考設計

The DesignDRIVE Development Kit is a reference design for a complete industrial drive directly connecting to a three phase ACI or PMSM motor. Many drive topologies can be created from the combined control, power and communications technologies included on this single platform.  Includes (...)
Design guide: PDF
電路圖: PDF
參考設計

TIDA-00548 — 適用於安全應用的 4-20mA 類比輸入模組參考設計

TIDA-00548 是一款具備隔離的雙通道 4 至 20mA 類比輸入參考設計,可用作功能安全可程式化邏輯控制器 (PLC) 的一部分。此參考設計透過一顆 32 位元高效能類比數位轉換器 (ADC) 輸出數位化的輸入值。採用 RM4x 雙核心 ARM® Cortex®-R4 架構的 CPU,具備 lockstep 技術與內建自我測試 (BIST),可比對最多九組可選類比輸入訊號鏈路的轉換值。雙輸入架構搭配兩組獨立的負載電阻,支援冗餘測量單一路 4 至 20mA 電流迴路,或測量兩組獨立的電流迴路。Hercules™ RM 系列 ARM Cortex-R (...)
Design guide: PDF
電路圖: PDF
參考設計

TIDA-01552 — 適用於數位輸出模組的八通道 2A 高壓側驅動器參考設計

該八通道、平行、2A、高壓側數位輸出參考設計適合如 PLC 等工廠自動化應用,可展現全新德州儀器高壓側驅動器元件(如 TPS27S100)的診斷功能及功率密度。各輸出皆可單獨實時量測輸出電流。此功能可在運作期間偵測斷線和短路。也可發現因老化或操縱而對輸出負載進行的修改。
Design guide: PDF
電路圖: PDF
參考設計

TIDA-01333 — 採用 ISOW7841 的八通道隔離式高電壓類比輸入模組參考設計

TIDA-01333 隔離式高電壓類比輸入模組參考設計具有八個通道,支援電壓和電流量測。此外,四個通道支援高達 ±160V 的共模電壓。使用 ISOW7841 在單晶片中隔離 +5V 線路和序列週邊設備介面 (SPI) 通訊。此設計使用 ADS8681,其為可處理高達 ±12.288V 輸入電壓的 16 位元類比轉數位轉換器 (ADC)。這使得在工業領域中無需對標準輸入電壓進行任何預處理。
Design guide: PDF
電路圖: PDF
參考設計

TIDA-00550 — 適用於 PLC 的雙通道轉通道隔離式通用類比輸入模組參考設計

TIDA-00550 是一款適用於可編程邏輯控制器 (PLC) 的雙通道至通道隔離式通用類比輸入模組參考設計,結合了精密度和靈活性。此參考設計搭配感測器發送器使用,可測量標準輸入電壓和電流,以及熱電偶、RTD 和 4-20mA 迴路。其只有四個輸入終端,適合同時需要最小空間、高多功能性和高性能的應用。
Design guide: PDF
電路圖: PDF
參考設計

TIDA-00560 — 適用於 PLC 模組的 16 通道狀態 LED 驅動器參考設計

The objective of TIDA-00560 is to demonstrate a multi-channel LED driver as required in PLC I/O modules to indicate the status of several analog, digital input and output channels. Important requirements for low static current, low component count, minimal PCB requirements and an integrated LED (...)
使用指南: PDF
電路圖: PDF
參考設計

TIDA-00764 — 八通道隔離式高電壓類比輸入模組參考設計

此參考設計為具八個通道的高電壓類比輸入模組。每個通道都可用於電壓和電流測量。此設計採用 16 位元類比轉數位轉換器 (ADC) ADS8681,可處理高達 ±12.288V 的輸入電壓。因此不需要對工業領域中的標準輸入電壓進行任何預處理。此外,此設計中的四個通道可處理高達 ±160V 的共模 (CM) 電壓。因此,使用者不需要擔心接地環路或補償電流在連接的輸入間流動。
Design guide: PDF
電路圖: PDF
參考設計

TIDEP0056 — 在 BeagleBone Black 上使用 PRU-ICSS 進行熱感列印的參考設計

可編程即時單元 — 工業通訊子系統 (PRU-ICSS) 是 AM335x SoC 的多用途元件,即使在執行非確定性作業系統,也可實現即時、確定性且快速的 GPIO 控制。此參考設計提供 PRU-ICSS 的具體使用案例與實作,可直接控制熱敏式印表機模組。  包含適用於 ARM 至 PRU 通訊的 C 程式碼範例,可驅動熱敏列印頭元件和步進馬達的即時 GPIO 針腳控制,以及 Pinmux 配置。
Design guide: PDF
電路圖: PDF
封裝 針腳 CAD 符號、佔位空間與 3D 模型
DSBGA (YZP) 6 Ultra Librarian
SOT-23 (DBV) 6 Ultra Librarian
SOT-5X3 (DRL) 6 Ultra Librarian
SOT-SC70 (DCK) 6 Ultra Librarian
USON (DRY) 6 Ultra Librarian
X2SON (DSF) 6 Ultra Librarian

訂購與品質

內含資訊:
  • RoHS
  • REACH
  • 產品標記
  • 鉛塗層/球物料
  • MSL 等級/回焊峰值
  • MTBF/FIT 估算值
  • 材料內容
  • 認證摘要
  • 進行中持續性的可靠性監測
內含資訊:
  • 晶圓廠位置
  • 組裝地點

支援與培訓

內含 TI 工程師技術支援的 TI E2E™ 論壇

內容係由 TI 和社群貢獻者依「現狀」提供,且不構成 TI 規範。檢視使用條款

若有關於品質、封裝或訂購 TI 產品的問題,請參閱 TI 支援。​​​​​​​​​​​​​​

影片