TPS767

正在供货

具有使能和复位延迟功能的 1A、10V、低压降稳压器

产品详情

Output options Adjustable Output, Fixed Output Iout (max) (A) 1 Vin (max) (V) 10 Vin (min) (V) 2.7 Vout (max) (V) 5.5 Vout (min) (V) 1.5 Fixed output options (V) 1.5, 1.8, 2.5, 2.7, 2.8, 3, 3.3, 5 Noise (µVrms) 55 Iq (typ) (mA) 0.08 Thermal resistance θJA (°C/W) 33.9, 106.9 Rating Catalog Load capacitance (min) (µF) 10 Regulated outputs (#) 1 Features Enable, Power good Accuracy (%) 2 PSRR at 100 KHz (dB) 29 Dropout voltage (Vdo) (typ) (mV) 230 Operating temperature range (°C) -40 to 125
Output options Adjustable Output, Fixed Output Iout (max) (A) 1 Vin (max) (V) 10 Vin (min) (V) 2.7 Vout (max) (V) 5.5 Vout (min) (V) 1.5 Fixed output options (V) 1.5, 1.8, 2.5, 2.7, 2.8, 3, 3.3, 5 Noise (µVrms) 55 Iq (typ) (mA) 0.08 Thermal resistance θJA (°C/W) 33.9, 106.9 Rating Catalog Load capacitance (min) (µF) 10 Regulated outputs (#) 1 Features Enable, Power good Accuracy (%) 2 PSRR at 100 KHz (dB) 29 Dropout voltage (Vdo) (typ) (mV) 230 Operating temperature range (°C) -40 to 125
HTSSOP (PWP) 20 41.6 mm² 6.5 x 6.4 SOIC (D) 8 29.4 mm² 4.9 x 6
  • 1 A Low-Dropout Voltage Regulator
  • Available in 1.5-V, 1.8-V, 2.5-V, 2.7-V, 2.8-V, 3.0-V, 3.3-V, 5.0-V Fixed Output and Adjustable Versions
  • Dropout Voltage Down to 230 mV at 1 A (TPS76750)
  • Ultralow 85 µA Typical Quiescent Current
  • Fast Transient Response
  • 2% Tolerance Over Specified Conditions for Fixed-Output Versions
  • Open Drain Power-On Reset With 200-ms Delay (See TPS768xx for PG Option)
  • 8-Pin SOIC and 20-Pin TSSOP PowerPAD™ (PWP) Package
  • Thermal Shutdown Protection

All trademarks are the property of their respective owners.

  • 1 A Low-Dropout Voltage Regulator
  • Available in 1.5-V, 1.8-V, 2.5-V, 2.7-V, 2.8-V, 3.0-V, 3.3-V, 5.0-V Fixed Output and Adjustable Versions
  • Dropout Voltage Down to 230 mV at 1 A (TPS76750)
  • Ultralow 85 µA Typical Quiescent Current
  • Fast Transient Response
  • 2% Tolerance Over Specified Conditions for Fixed-Output Versions
  • Open Drain Power-On Reset With 200-ms Delay (See TPS768xx for PG Option)
  • 8-Pin SOIC and 20-Pin TSSOP PowerPAD™ (PWP) Package
  • Thermal Shutdown Protection

All trademarks are the property of their respective owners.

This device is designed to have a fast transient response and be stable with 10 µF low ESR capacitors. This combination provides high performance at a reasonable cost.

Because the PMOS device behaves as a low-value resistor, the dropout voltage is very low (typically
230 mV at an output current of 1 A for the TPS76750) and is directly proportional to the output current. Additionally, since the PMOS pass element is a voltage-driven device, the quiescent current is very low and independent of output loading (typically
85 µA over the full range of output current, 0 mA to
1 A). These two key specifications yield a significant improvement in operating life for battery-powered systems. This LDO family also features a sleep mode; applying a TTL high signal to EN (enable) shuts down the regulator, reducing the quiescent current to 1 µA at TJ = 25°C.

The RESET output of the TPS767xx initiates a reset in microcomputer and microprocessor systems in the event of an undervoltage condition. An internal comparator in the TPS767xx monitors the output voltage of the regulator to detect an undervoltage condition on the regulated output voltage.

The TPS767xx is offered in 1.5-V, 1.8-V, 2.5-V, 2.7-V, 2.8-V, 3.0-V, 3.3-V, and 5.0-V fixed-voltage versions and in an adjustable version (programmable over the range of 1.5 V to 5.5 V). Output voltage tolerance is specified as a maximum of 2% over line, load, and temperature ranges. The TPS767xx family is available in 8-pin SOIC and 20-pin PWP packages.

This device is designed to have a fast transient response and be stable with 10 µF low ESR capacitors. This combination provides high performance at a reasonable cost.

Because the PMOS device behaves as a low-value resistor, the dropout voltage is very low (typically
230 mV at an output current of 1 A for the TPS76750) and is directly proportional to the output current. Additionally, since the PMOS pass element is a voltage-driven device, the quiescent current is very low and independent of output loading (typically
85 µA over the full range of output current, 0 mA to
1 A). These two key specifications yield a significant improvement in operating life for battery-powered systems. This LDO family also features a sleep mode; applying a TTL high signal to EN (enable) shuts down the regulator, reducing the quiescent current to 1 µA at TJ = 25°C.

The RESET output of the TPS767xx initiates a reset in microcomputer and microprocessor systems in the event of an undervoltage condition. An internal comparator in the TPS767xx monitors the output voltage of the regulator to detect an undervoltage condition on the regulated output voltage.

The TPS767xx is offered in 1.5-V, 1.8-V, 2.5-V, 2.7-V, 2.8-V, 3.0-V, 3.3-V, and 5.0-V fixed-voltage versions and in an adjustable version (programmable over the range of 1.5 V to 5.5 V). Output voltage tolerance is specified as a maximum of 2% over line, load, and temperature ranges. The TPS767xx family is available in 8-pin SOIC and 20-pin PWP packages.

下载 观看带字幕的视频 视频

您可能感兴趣的相似产品

open-in-new 比较替代产品
功能与比较器件相似
TLV767 正在供货 具有可调节输出和固定输出的 1A、16V 正电压低压降 (LDO) 线性稳压器 A high-accuracy, 1-A LDO regulator with low IQ & foldback current limit

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 7
类型 标题 下载最新的英语版本 日期
* 数据表 TPS767xxQ Fast-Transient-Response 1-A Low-Dropout Linear Regulators 数据表 (Rev. J) PDF | HTML 2015年 8月 6日
应用手册 LDO 噪声揭秘 (Rev. B) PDF | HTML 英语版 (Rev.B) PDF | HTML 2020年 9月 16日
应用手册 PowerPAD™ Thermally Enhanced Package (Rev. H) 2018年 7月 6日
应用手册 LDO PSRR Measurement Simplified (Rev. A) PDF | HTML 2017年 8月 9日
应用手册 简化的 LDO PSRR 测量 最新英语版本 (Rev.A) PDF | HTML 2010年 7月 28日
用户指南 Voltage-Controlled Amplifier Evaluation Kit 2008年 8月 25日
应用手册 Power Supply Sequencing Solutions for Dual Supply Voltage DSPs (Rev. A) 2000年 7月 5日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

仿真模型

TPS76701Q PSpice Transient Model

SLVMB35.ZIP (89 KB) - PSpice Model
仿真模型

TPS76701Q Unencrypted PSpice Transient Model

SLVMB34.ZIP (3 KB) - PSpice Model
仿真模型

TPS76715Q PSpice Transient Model

SLVMB13.ZIP (83 KB) - PSpice Model
仿真模型

TPS76715Q Unencrypted PSpice Transient Model

SLVMB12.ZIP (2 KB) - PSpice Model
仿真模型

TPS76718Q PSpice Transient Model

SLVMB24.ZIP (80 KB) - PSpice Model
仿真模型

TPS76718Q Unencrypted PSpice Transient Model

SLVMB25.ZIP (2 KB) - PSpice Model
仿真模型

TPS76725Q PSpice Transient Model

SLVMB20.ZIP (80 KB) - PSpice Model
仿真模型

TPS76725Q Unencrypted PSpice Transient Model

SLVMB21.ZIP (2 KB) - PSpice Model
仿真模型

TPS76727Q PSpice Transient Model

SLVMB16.ZIP (80 KB) - PSpice Model
仿真模型

TPS76727Q Unencrypted PSpice Transient Model

SLVMB17.ZIP (2 KB) - PSpice Model
仿真模型

TPS76728Q PSpice Transient Model

SLVMB18.ZIP (83 KB) - PSpice Model
仿真模型

TPS76728Q Unencrypted PSpice Transient Model

SLVMB19.ZIP (2 KB) - PSpice Model
仿真模型

TPS76730Q PSpice Transient Model

SLVMB27.ZIP (83 KB) - PSpice Model
仿真模型

TPS76730Q Unencrypted PSpice Transient Model

SLVMB26.ZIP (2 KB) - PSpice Model
仿真模型

TPS76733Q PSpice Transient Model

SLVMB15.ZIP (78 KB) - PSpice Model
仿真模型

TPS76733Q Unencrypted PSpice Transient Model

SLVMB14.ZIP (2 KB) - PSpice Model
仿真模型

TPS76750Q PSpice Transient Model

SLVMB23.ZIP (81 KB) - PSpice Model
仿真模型

TPS76750Q Unencrypted PSpice Transient Model

SLVMB22.ZIP (2 KB) - PSpice Model
参考设计

PMP9357 — Altera® Arria V FPGA 电源

PMP9357 参考设计是 Altera Arria V 系列 FPGA 的完整电源解决方案。此设计使用多个 TPS54620 同步降压转换器、多个 LDO 和一个 DDR 终端稳压器提供为 FPGA 供电时所需的所有电源轨。为提供正确的电源定序,此设计采用 UCD90120A 电源序列发生器和监视器,并可通过 I2C 对它们进行控制。
测试报告: PDF
原理图: PDF
参考设计

TIDA-00078 — 具有 I/Q 校正的直接降压转换系统

TSW6011EVM 的现场可编程门阵列 (FPGA) 中实施的 I/Q 校正块可帮助用户在无线系统中采用直接降压转换接收器架构。I/Q 校正块包含一个单头盲算法,该算法可以校正零中频接收器系统中与频率无关的 I/Q 不平衡。除了 I/Q 校正块,FPGA 还包括一个数字增益块、一个数字功率测量块、两个内插块、一个 I/Q 偏移校正块和一个正交混频块。
设计指南: PDF
原理图: PDF
参考设计

TIDA-00075 — 高带宽和高电压任意波形发生器前端

此设计显示如何将活动接口用于 DAC5682Z 的电流接收器输出 - 这类典型应用包括任意波形发生器的前端。EVM 包括用于数模转换的 DAC5682Z、用于演示使用宽带宽运算放大器实现活动接口的 OPA695 以及用于展示具有大电压摆幅的运算放大器的 THS3091 和 THS3095。板上还包括用于生成时钟的 CDCM7005、VCXO 和基准以及用于电压调节的线性稳压器。通过 USB 接口和 GUI 软件实现与 EVM 的通信。
设计指南: PDF
原理图: PDF
参考设计

TIDA-00074 — 宽带射频-数字复杂接收器反馈信号链

这是一个宽带复杂接收器参考设计和评估平台,非常适合用作发送器数字预失真的反馈接收器。EVM 信号链非常适合高中频 (IF) 复杂反馈应用,其中包含一个复杂解调器、TI 的 LMH6521 双通道 DVGA 和 ADS5402 12 位 800-MSPS 双通道 ADC。通过修改板载滤波器组件,可针对各种频率规划配置该信号链。EVM 还包括 TI 的 LMK04808 双 PLL 时钟抖动清除器和发生器,用以提供板载低噪音计时解决方案。可通过 GUI 或通过具有 FPGA 的高速连接器控制 LMH6521 DVGA 增益。
设计指南: PDF
原理图: PDF
参考设计

TIDA-00073 — 双路宽带射频-数字接收器设计

TSW1265EVM 是能够对高达 125MHz 的频谱进行数字化的宽带射频/数字双路接收器转换解决方案的设计示例。此系统提供了有关如何使用 ADS4249、LMH6521、LMK0480x 和双混频器来实现目标的参考。此耦合了采集卡(如 TSW1400)的参考 EVEM 可用于采集和分析窄带和宽带信号。提供了有关如何更改 LO 和 IF 频率以满足不同应用需要的说明。TIDA-00073 是使用来自 TSW1265EVM 的硬件实施的。
设计指南: PDF
原理图: PDF
参考设计

TIDA-00068 — 具有 DPD 反馈路径的基站收发器

该设计适用于小型蜂窝基站开发平台。其提供两条实际的接收路径、两条复杂的传输路径和一条共享的实际反馈路径。该设计具有小型蜂窝基站的尺寸,却具有大型基站的性能。当前设计可处理高达 20MHz 的带宽。
原理图: PDF
封装 引脚 下载
HTSSOP (PWP) 20 查看选项
SOIC (D) 8 查看选项

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。

支持和培训

视频