产品详情

DSP type 8 C66x DSP (max) (MHz) 1000, 1250 CPU 32-/64-bit Operating system DSP/BIOS Security Crypto accelerators Ethernet MAC 2-Port 1Gb switch PCIe 2 PCIe Gen2 Rating Catalog Operating temperature range (°C) -40 to 100
DSP type 8 C66x DSP (max) (MHz) 1000, 1250 CPU 32-/64-bit Operating system DSP/BIOS Security Crypto accelerators Ethernet MAC 2-Port 1Gb switch PCIe 2 PCIe Gen2 Rating Catalog Operating temperature range (°C) -40 to 100
FCBGA (CYP) 841 576 mm² 24 x 24 FCBGA (GYP) 841 576 mm² 24 x 24
  • Eight TMS320C66x DSP Core Subsystems at 1.00 GHz and 1.25GHz
    • 320 GMAC/160 GFLOP @ 1.25GHz
    • 32KB L1P, 32KB L1D, 512KB L2 Per Core
    • 4MB Shared L2
  • Multicore Navigator and TeraNet Switch Fabric - 2 Tb
  • Network Coprocessors- Packet Accelerator, Security Accelerator
  • Four Lanes of SRIO 2.1 - 5 Gbaud Per Lane Full Duplex
  • Two Lanes PCIe Gen2 - 5 Gbaud Per Lane Full Duplex
  • HyperLink - 50Gbaud Operation, Full Duplex
  • Ethernet MAC Subsystem - Two SGMII Ports w/ 10/100/1000 Mbps operation
  • 64-Bit DDR3 Interface (DDR3-1600) - 8 GByte Addressable Memory Space
  • 16-Bit EMIF - Async SRAM, NAND and NOR Flash Support
  • Two Telecom Serial Ports (TSIP) - 2/4/8 Lanes at 32.768/16.384/8.192
  • UART Interface
  • I2C Interface
  • 16 GPIO Pins
  • SPI Interface
  • Sixteen 64-Bit Timers
  • Three On-Chip PLLs
  • Eight TMS320C66x DSP Core Subsystems at 1.00 GHz and 1.25GHz
    • 320 GMAC/160 GFLOP @ 1.25GHz
    • 32KB L1P, 32KB L1D, 512KB L2 Per Core
    • 4MB Shared L2
  • Multicore Navigator and TeraNet Switch Fabric - 2 Tb
  • Network Coprocessors- Packet Accelerator, Security Accelerator
  • Four Lanes of SRIO 2.1 - 5 Gbaud Per Lane Full Duplex
  • Two Lanes PCIe Gen2 - 5 Gbaud Per Lane Full Duplex
  • HyperLink - 50Gbaud Operation, Full Duplex
  • Ethernet MAC Subsystem - Two SGMII Ports w/ 10/100/1000 Mbps operation
  • 64-Bit DDR3 Interface (DDR3-1600) - 8 GByte Addressable Memory Space
  • 16-Bit EMIF - Async SRAM, NAND and NOR Flash Support
  • Two Telecom Serial Ports (TSIP) - 2/4/8 Lanes at 32.768/16.384/8.192
  • UART Interface
  • I2C Interface
  • 16 GPIO Pins
  • SPI Interface
  • Sixteen 64-Bit Timers
  • Three On-Chip PLLs

The TMS320C6678 Multicore Fixed and Floating Point Digital Signal Processor is based on TI's KeyStone multicore architecture. Integrated with eight C66x CorePac DSPs, each core runs at 1.0 to 1.25 GHz enabling up to 10 GHz. The device supports high-performance signal processing applications such as mission critical, medical imaging, test, and automation. The C6678 platform is power efficient and easy to use. The C66x CorePac DSP is fully backward compatible with all existing C6000 family of fixed and floating point DSPs.

The TMS320C6678 Multicore Fixed and Floating Point Digital Signal Processor is based on TI's KeyStone multicore architecture. Integrated with eight C66x CorePac DSPs, each core runs at 1.0 to 1.25 GHz enabling up to 10 GHz. The device supports high-performance signal processing applications such as mission critical, medical imaging, test, and automation. The C6678 platform is power efficient and easy to use. The C66x CorePac DSP is fully backward compatible with all existing C6000 family of fixed and floating point DSPs.

下载 观看带字幕的视频 视频

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 87
类型 标题 下载最新的英语版本 日期
* 数据表 TMS320C6678 Multicore Fixed and Floating-Point Digital Signal Processor 数据表 (Rev. E) 2014年 3月 6日
* 勘误表 TMS320C6678 Multcore Fixed & Floating-Point DSP Silicon Errata (Revs 1.0, 2.0) (Rev. H) 2015年 6月 29日
应用手册 DDR3 Design Requirements for KeyStone Devices (Rev. D) PDF | HTML 2022年 7月 7日
应用手册 KeyStone 错误检测和校正 (Rev. A) PDF | HTML 英语版 (Rev.A) 2021年 8月 4日
应用手册 如何将 CCS 3.x 工程迁移至最新的 Code Composer Studio™ (CCS) (Rev. A) 英语版 (Rev.A) PDF | HTML 2021年 5月 19日
用户指南 SYS/BIOS (TI-RTOS Kernel) User's Guide (Rev. V) 2020年 6月 1日
应用手册 Using DSPLIB FFT Implementation for Real Input and Without Data Scaling PDF | HTML 2019年 6月 11日
应用手册 Keystone Bootloader Resources and FAQ 2019年 5月 29日
应用手册 Keystone Multicore Device Family Schematic Checklist PDF | HTML 2019年 5月 17日
应用手册 Hardware Design Guide for KeyStone Devices (Rev. D) 2019年 3月 21日
应用手册 KeyStone I DDR3 interface bring-up 2019年 3月 6日
白皮书 Designing professional audio mixers for every scenario 2018年 6月 28日
应用手册 Thermal Design Guide for DSP and Arm Application Processors (Rev. B) 2017年 8月 14日
用户指南 Phase-Locked Loop (PLL) for KeyStone Devices User's Guide (Rev. I) 2017年 7月 26日
应用手册 PCI Express (PCIe) Resource Wiki for Keystone Devices (Rev. A) 2017年 5月 19日
应用手册 Processor SDK RTOS Audio Benchmark Starter Kit 2017年 4月 12日
应用手册 KeyStone I DDR3 Initialization (Rev. E) 2016年 10月 28日
应用手册 Keystone NDK FAQ 2016年 10月 3日
应用手册 SERDES Link Commissioning on KeyStone I and II Devices 2016年 4月 13日
白皮书 Multicore SoCs stay a step ahead of SoC FPGAs 2016年 2月 23日
应用手册 TI DSP Benchmarking 2016年 1月 13日
技术文章 If someone offered you same video quality for half the data rate, would you take i PDF | HTML 2015年 8月 18日
应用手册 Plastic Ball Grid Array [PBGA] Application Note (Rev. B) 2015年 8月 13日
用户指南 Enhanced Direct memory Access 3 (EDMA3) for KeyStone Devices User's Guide (Rev. B) 2015年 5月 6日
技术文章 Five fab facts about the C6678 DSP PDF | HTML 2015年 4月 27日
用户指南 Multicore Navigator (CPPI) for KeyStone Architecture User's Guide (Rev. H) PDF | HTML 2015年 4月 9日
白皮书 TI’s processors leading the way in embedded analytics 2015年 3月 3日
用户指南 DDR3 Memory Controller for KeyStone I Devices User's Guide (Rev. E) 2015年 1月 20日
白皮书 Very large FFT for TMS320C6678 processors 2015年 1月 13日
白皮书 Synthetic Aperture Radar Implementation on a TMS320C6678 Multicore DSP 2015年 1月 6日
应用手册 TI Keystone DSP Hyperlink SerDes IBIS-AMI Models 2014年 10月 9日
应用手册 TI Keystone DSP PCIe SerDes IBIS-AMI Models 2014年 10月 9日
用户指南 Power Sleep Controller (PSC) for KeyStone Devices User's Guide (Rev. C) 2014年 9月 4日
用户指南 Serial RapidIO (SRIO) for KeyStone Devices User's Guide (Rev. C) 2014年 9月 3日
更多文献资料 KeyStone Lab Manual - Training 2014年 6月 5日
应用手册 KeyStone DSP上的Multicore Navigator的性能 2013年 12月 12日
应用手册 KeyStone系列DSP的存储器测试 2013年 12月 11日
用户指南 System Analyzer User's Guide (Rev. F) 2013年 11月 18日
应用手册 TMS320C6678 存储器访问性能 2013年 10月 14日
用户指南 PCI Express (PCIe) for KeyStone Devices User's Guide (Rev. D) 2013年 9月 30日
用户指南 DSP Bootloader for KeyStone Architecture User's Guide (Rev. C) 2013年 7月 15日
白皮书 Another Look at the Future of Medical Processing 2013年 7月 12日
白皮书 Medical Software Development on Keystone Devices 2013年 7月 12日
白皮书 Accelerating high-performance computing development with Desktop Linux SDK 2013年 7月 8日
用户指南 Gigabit Ethernet Switch Subsystem for KeyStone Devices User's Guide (Rev. D) 2013年 7月 3日
用户指南 C66x CorePac User's Guide (Rev. C) 2013年 6月 28日
用户指南 Memory Protection Unit (MPU) for KeyStone Devices User's Guide (Rev. A) 2013年 6月 28日
用户指南 HyperLink for KeyStone Devices User's Guide (Rev. C) 2013年 5月 28日
用户指南 Security Accelerator (SA) for KeyStone Devices User's Guide (Rev. B) 2013年 2月 5日
产品概述 Multicore DSPs for High-Performance Video Coding 2013年 1月 22日
产品概述 OpenMP Programming for TMS320C66x Multicore DSPs (Rev. A) 2012年 11月 5日
应用手册 SerDes Implementation Guidelines for KeyStone I Devices 2012年 10月 31日
产品概述 TMS320C66x high-performance multicore DSPs for video surveillance 2012年 9月 6日
应用手册 Multicore Programming Guide (Rev. B) 2012年 8月 29日
用户指南 TMS320C6000 Assembly Language Tools v 7.4 User's Guide (Rev. W) 2012年 8月 21日
用户指南 TMS320C6000 Optimizing Compiler v 7.4 User's Guide (Rev. U) 2012年 8月 21日
用户指南 Packet Accelerator (PA) for KeyStone Devices User's Guide (Rev. A) 2012年 7月 11日
白皮书 Leveraging multicore processors for machine vision applications 2012年 5月 9日
用户指南 Semaphore2 Hardware Module for KeyStone Devices User's Guide (Rev. A) 2012年 4月 24日
产品概述 TMS320C6678 Multicore DSP for Multimedia Infrastructure (Rev. A) 2012年 4月 11日
用户指南 Serial Peripheral Interface (SPI) for KeyStone Devices User’s Guide (Rev. A) 2012年 3月 30日
用户指南 Chip Interrupt Controller (CIC) for KeyStone Devices User's Guide (Rev. A) 2012年 3月 27日
用户指南 64-Bit Timer (Timer64) for KeyStone Devices User's Guide (Rev. A) 2012年 3月 22日
白皮书 Maximizing Multicore Efficiency with Navigator Runtime 2012年 2月 23日
应用手册 PCIe Use Cases for KeyStone Devices 2011年 12月 13日
用户指南 Multicore Shared Memory Controller (MSMC) for KeyStone Devices User's Guide (Rev. A) 2011年 10月 15日
应用手册 Introduction to TMS320C6000 DSP Optimization 2011年 10月 6日
用户指南 Debug and Trace for KeyStone I Devices User's Guide (Rev. A) 2011年 9月 22日
用户指南 Inter-Integrated Circuit (I2C) for KeyStone Devices User's Guide 2011年 9月 2日
白皮书 KeyStone Multicore SoC Tool Suite: one platform for all needs 2011年 6月 17日
用户指南 External Memory Interface (EMIF16) for KeyStone Devices User's Guide (Rev. A) 2011年 5月 24日
白皮书 Software and Hardware Design Challenges Due to Dynamic Raw NAND Market 2011年 5月 19日
产品概述 TMS320C6671/72/74/78 High-Performance Multicore Fixed- and Floating-Point DSPs (Rev. B) 2011年 4月 25日
应用手册 TMS320C66x DSP Generation of Devices (Rev. A) 2011年 4月 25日
白皮书 Software-Based Ultrasound Phase Rotation Beamforming on Multicore DSP 2011年 3月 16日
白皮书 Software-Based Ultrasound Beamforming on Multicore DSPs 2011年 3月 6日
白皮书 “KeyStone Memory Architecture”(梯形存储器架构)白皮书 (Rev. A) 2010年 12月 21日
用户指南 C66x CPU and Instruction Set Reference Guide 2010年 11月 9日
用户指南 C66x DSP Cache User's Guide 2010年 11月 9日
应用手册 Clocking Design Guide for KeyStone Devices 2010年 11月 9日
用户指南 General-Purpose Input/Output (GPIO) forKeyStone Devices User's Guide 2010年 11月 9日
应用手册 Optimizing Loops on the C66x DSP 2010年 11月 9日
用户指南 Telecom Serial Interface Port (TSIP) for KeyStone Devices User's Guide 2010年 11月 9日
用户指南 Universal Asynchronous Receiver/Transmitter (UART) for KeyStone Devices UG 2010年 11月 9日
用户指南 Network Coprocessor for KeyStone Devices User's Guide 2010年 11月 2日
用户指南 Flip Chip Ball Grid Array Package Reference Guide (Rev. A) 2005年 5月 23日
应用手册 AN-1281 Bumped Die (Flip Chip) Packages (Rev. A) 2004年 5月 1日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

Z3-3P-VIDEO-EVMS — Z3 技术处理器视频评估模块

Z3 专为 TI 的 DaVinci 和 AM57x 处理器开发了开源软件架构并提供支持。产品包括以多媒体为中心的框架、外设驱动程序、生产模块和完整的产品设计服务。Z3 还为有线和无线媒体产品提供了系统级设计和集成。

如需了解有关 Z3 Technology 的更多信息,请访问 http://z3technology.com
来源:Z3 Technology
子卡

SHELD-3P-DSP-SOMS — Sheldon DSP-FPGA 电路板

Sheldon Instruments 为 PCIe/PCI、PCI104e/PCI104、XMC/PMC 和 CompactPCI 系统设计和制造基于 DSP 的 COTS 数据采集和控制硬件,以及适用于各种应用和市场的驱动程序和实时开发软件。

如需了解有关 Sheldon 仪器的更多信息,请访问 https://sheldoninstruments.com




调试探针

TMDSEMU200-U — XDS200 USB 调试探针

XDS200 是用于调试 TI 嵌入式器件的调试探针(仿真器)。与低成本的 XDS110 和高性能的 XDS560v2 相比,XDS200 在低成本和高性能之间实现了平衡;并在单个仓体中支持广泛的标准(IEEE1149.1、IEEE1149.7、SWD)。所有 XDS 调试探针在所有具有嵌入式跟踪缓冲器 (ETB) 的 Arm® 和 DSP 处理器中均支持内核和系统跟踪。对于引脚上的内核跟踪,则需要使用 XDS560v2 PRO TRACE

XDS200 通过 TI 20 引脚连接器(带有适用于 TI 14 引脚、Arm Cortex® 10 引脚和 Arm 20 (...)

TI.com 上无现货
调试探针

TMDSEMU560V2STM-U — XDS560™ 软件 v2 系统跟踪 USB 调试探针

XDS560v2 是 XDS560™ 系列调试探针中性能非常出色的产品,同时支持传统 JTAG 标准 (IEEE1149.1) 和 cJTAG (IEEE1149.7)。请注意,它不支持串行线调试 (SWD)。

所有 XDS 调试探针在所有具有嵌入式跟踪缓冲器 (ETB) 的 ARM 和 DSP 处理器中均支持内核和系统跟踪。对于引脚上的跟踪,需要 XDS560v2 PRO TRACE

XDS560v2 通过 MIPI HSPT 60 引脚连接器(带有多个用于 TI 14 引脚、TI 20 引脚和 ARM 20 引脚的适配器)连接到目标板,并通过 USB2.0 高速 (480Mbps) (...)

TI.com 上无现货
调试探针

TMDSEMU560V2STM-UE — Spectrum Digital XDS560v2 系统跟踪 USB 和以太网

XDS560v2 System Trace 是 XDS560v2 系列高性能 TI 处理器调试探针(仿真器)的第一种型号。XDS560v2 是 XDS 系列调试探针中性能最高的一款,同时支持传统 JTAG 标准 (IEEE1149.1) 和 cJTAG (IEEE1149.7)。

XDS560v2 System Trace 在其巨大的外部存储器缓冲区中加入了系统引脚跟踪。这种外部存储器缓冲区适用于指定的 TI 器件,通过捕获相关器件级信息,获得准确的总线性能活动和吞吐量,并对内核和外设进行电源管理。此外,对于带有嵌入式缓冲跟踪器 (ETB) 的所有 ARM 和 DSP 处理器,所有 XDS (...)

TI.com 上无现货
开发套件

TMDSEVM6678 — TMS320C6678 评估模块

TMS320C6678 Lite 评估模块

TMS320C6678 Lite 评估模块 (EVM) 是易于使用、经济高效的开发工具,可帮助开发人员迅速开始使用 C6678 或 C6674 或 C6672 多核 DSP 进行设计。EVM 包括单个板载 C6678 处理器和功能强大的连接选项,使客户可以在各种系统中使用此 AMC 封装卡。它们还可用作独立电路板。

随附 6678L EVM 的软件包括 Code Composer Studio™ 集成开发环境版本 5 (CCS v5)、包含板级支持包 (BSP) 的 多核软件开发套件 (MCSDK)、芯片支持库 (CSL)、加电自检测 (...)

接口适配器

HL5CABLE — Hyperlink 线缆

用于允许通过其高性能超链接接口连接 2 个 EVM 的 0.5 米长高速缆线。受支持的 EVM 是 TMDSEVM6670L、TMDSEVM6678L、TMDSEVM6670LE、TMDSEVM6678LE、TMDSEVM6614LXE 和 TMDSEVM6618LXE。
TI.com 上无现货
接口适配器

TMDXEVMPCI — AMC 至 PCIe 适配卡

这是一款被动适配卡,它支持通过要转换为 PCIe x4 通道边缘连接器的 AMC 接头,来选择 TI EVM;因此它可被插入一个台式计算机或使用 PCIe 接头的任何位置。选定的 TI EVM 必须支持 DSP 上的本地 PCIe。此卡作为适配器,需要可与 AMC 边缘连接器兼容的 TI DSP EVM。
TI.com 上无现货
软件开发套件 (SDK)

BIOSMCSDK-C66X 用于 C66x 的 SYS/BIOS MCSDK

NOTE: K2x, C665x and C667x devices are now actively maintained on the Processor-SDK release stream. See links above.

Our Multicore Software Development Kits (MCSDK) provide highly-optimized bundles of foundational, platform-specific drivers to enable development on selected TI ARM and DSP devices. (...)

支持的产品和硬件

支持的产品和硬件

产品
数字信号处理器 (DSP)
TMS320C6457 通信基础设施数字信号处理器 TMS320C6657 高性能双核 C66x 定点和浮点 DSP- 高达 1.25GHz、2 UART TMS320C6670 用于通信和电信的 4 核定点和浮点 DSP TMS320C6678 高性能八核 C66x 定点和浮点 DSP- 高达 1.25GHz
硬件开发
下载选项
软件开发套件 (SDK)

LINUXMCSDK 用于 C66x、C647x 和 C645x 的 Linux MCSDK

NOTE: K2x, C665x and C667x devices are now actively maintained on the Processor-SDK release stream. See links above.

Our Multicore Software Development Kits (MCSDK) provide highly-optimized bundles of foundational, platform-specific drivers to enable development on selected TI ARM and DSP devices. (...)

支持的产品和硬件

支持的产品和硬件

产品
数字信号处理器 (DSP)
TMS320C6455 C64x+ 定点 DSP - 高达 1.2GHz、64 位 EMIFA、32/16 位 DDR2、1Gbps 以太网 TMS320C6457 通信基础设施数字信号处理器 TMS320C6472 定点数字信号处理器 TMS320C6474 多核数字信号处理器 TMS320C6670 用于通信和电信的 4 核定点和浮点 DSP TMS320C6678 高性能八核 C66x 定点和浮点 DSP- 高达 1.25GHz
硬件开发
TMDSDSK6455 TMS320C6455 DSP 入门套件 (DSK)
下载选项
软件开发套件 (SDK)

PROCESSOR-SDK-C667X — 适用于 C667x 处理器的处理器 SDK - 支持 TI-RTOS

 

处理器 SDK(软件开发套件)是统一的软件平台,适用于 TI 嵌入式处理器,设置简单,提供开箱即用的基准测试和演示。处理器 SDK 的所有版本在 TI 的广泛产品系列中保持一致,让开发人员可以无缝地在多种器件之间重用和迁移软件。处理器 SDK 和 TI 的嵌入式处理器解决方案让可扩展平台解决方案的开发变得前所未有地简单。

 

适用于 C66x 的处理器 SDK v.02.xx 包括对 TI-RTOS 操作系统的支持。

 

RTOS 亮点:

  • TI-RTOS 内核,一种用于 TI 器件的轻量级实时嵌入式操作系统
  • 芯片支持库、驱动程序和基本的板级支持实用程序
  • 用于多个核心和器件之间通信的处理器间通信
  • 经过优化的 (...)
代码示例或演示

MCSDK-VIDEODEMO MCSDK 上用于 C66x 的多核视频基础设施演示

This Multicore Video Infrastructure Demo package provides highly-optimized platform and video software components and enables development of real-time video applications on C66x multicore devices. The Multicore Video Infrastructure Demo gives developers the ability to evaluate performance and (...)

支持的产品和硬件

支持的产品和硬件

产品
数字信号处理器 (DSP)
DM505 适用于视觉分析的 SoC,采用 15mm 封装 TMS320C6678 高性能八核 C66x 定点和浮点 DSP- 高达 1.25GHz
下载选项
驱动程序或库

FFTLIB — 用于浮点器件的 FFT 库

The Texas Instruments FFT library is an optimized floating-point math function library for computing the discrete Fourier transform (DFT).
驱动程序或库

MATHLIB — 用于浮点器件的 DSP 数学函数库

德州仪器 (TI) 数学库是优化的浮点数学函数库,用于使用 TI 浮点器件的 C 编程器。这些例程通常用于计算密集型实时应用,最佳执行速度是这些应用的关键。通过使用这些例程(而不是在现有运行时支持中找到的例程),您可以在无需重写现有代码的情况下获得更快的执行速度。MATHLIB 库包括目前在现有实时支持库中提供的所有浮点数学例程。这些新函数可称为当前实时支持库名称或包含在数学库中的新名称。
驱动程序或库

SPRC264 — TMS320C6000 图像库 (IMGLIB)

C5000/6000 Image Processing Library (IMGLIB) is an optimized image/video processing function library for C programmers. It includes C-callable general-purpose image/video processing routines that are typically used in computationally intensive real-time applications. With these routines, higher (...)
用户指南: PDF
驱动程序或库

SPRC265 — TMS320C6000 DSP 库 (DSPLIB)

TMS320C6000 Digital Signal Processor Library (DSPLIB) is a platform-optimized DSP function library for C programmers. It includes C-callable, general-purpose signal-processing routines that are typically used in computationally intensive real-time applications. With these routines, higher (...)
用户指南: PDF
驱动程序或库

TELECOMLIB — 用于 TMS320C64x+ 和 TMS320C55x 处理器的电信和媒体库 - FAXLIB、VoLIB 和 AEC/AER

Voice Library - VoLIB provides components that, together, facilitate the development of the signal processing chain for Voice over IP applications such as infrastructure, enterprise, residential gateways and IP phones. Together with optimized implementations of ITU-T voice codecs, that can be (...)
IDE、配置、编译器或调试器

CCSTUDIO Code Composer Studio 集成式开发环境 (IDE)

Code Composer Studio is an integrated development environment (IDE) for TI's microcontrollers and processors. It comprises a suite of tools used to develop and debug embedded applications.  Code Composer Studio is available for download across Windows®, Linux® and macOS® (...)

支持的产品和硬件

支持的产品和硬件

此设计资源支持这些类别中的大部分产品。

查看产品详情页,验证是否能提供支持。

启动 下载选项
IDE、配置、编译器或调试器

SPNC016 TMS570 HET IDE v03.05.01

支持的产品和硬件

支持的产品和硬件

产品
数字信号处理器 (DSP)
SM320C6678-HIREL 高可靠性产品高性能 8 核 C6678 定点和浮点 DSP TMS320C6671 高性能单核 C66x 定点和浮点 DSP - 1GHz TMS320C6672 高性能双核 C66x 定点和浮点 DSP- 高达 1.25GHz TMS320C6674 高性能四核 C66x 定点和浮点 DSP- 高达 1.25GHz TMS320C6678 高性能八核 C66x 定点和浮点 DSP- 高达 1.25GHz
软件编解码器

C66XCODECS — 编解码器 - 视频和语音 – 用于基于 C66x 的设备

TI 编解码器免费提供,附带生产许可且现在可供下载。所有编解码器均经过生产环境测试,可轻松集成到视频和语音应用中。在许多情况下,我们会为 C66x 平台提供和验证 C64x+ 编解码器。下载页面及每个安装程序中都包含有数据表和发行说明。

通过点击下面的“下载选项”按钮获得的编解码器是 TI 当前提供的经过测试的最新版本。此外,某些应用演示也提供 TI 编解码器版本。演示中的编解码器版本不一定是最新版本。

软件编解码器

VOCAL-3P-DSPVOIPCODECS — Vocal Technologies DSP VoIP 编解码器

经过 25 年以上的组装和 C 代码开发,VOCAL 的模块化软件套件可用于各种各样的 TI DSP 产品。产品具体包括 ATA、VoIP 服务器和网关、基于 HPNA 的 IPBX、视频监控、语音和视频会议、语音和数据射频器件、RoIP 网关、政务安全器件、合法拦截软件、医疗设备、嵌入式调制解调器、T.38 传真和 FoIP。

如需了解有关 Vocal Technologies 的更多信息,请访问 https://www.vocal.com
仿真模型

C6678 CYP BSDL Model

SPRM527.ZIP (24 KB) - BSDL Model
仿真模型

C6678 Power Consumption Model (Rev. D)

SPRM545D.ZIP (112 KB) - Power Model
仿真模型

KeyStone I SerDes IBIS AMI Models

SPRM742.ZIP (969314 KB) - IBIS Model
lock = 需要出口许可(1 分钟)
仿真模型

TMS320C6678 CYB IBIS Models

SPRM537.ZIP (761 KB) - IBIS Model
仿真模型

TMS320C6678/74/72/71 CYP BSDL Model (Silicon Revision 2)

SPRM575.ZIP (24 KB) - BSDL Model
设计工具

PROCESSORS-3P-SEARCH — 基于 Arm® 的 MPU、基于 Arm 的 MCU 和 DSP 第三方搜索工具

TI 已与多家公司合作,提供各种使用 TI 处理器的软件、工具和 SOM,从而加快您的量产速度。下载此搜索工具,快速浏览我们的第三方解决方案,并寻找合适的第三方来满足您的需求。此处所列的软件、工具和模块由独立的第三方生产和管理,而非德州仪器 (TI)。

搜索工具按产品类型划分为以下类别:

  • 工具包括 IDE/编译器、调试和跟踪、仿真和建模软件以及闪存编程器。
  • 操作系统包括 TI 处理器支持的操作系统。
  • 应用软件是指应用特定的软件,包括在 TI 处理器上运行的中间件和库。
  • SoM 是模块上系统解决方案
原理图

TMS320C6678/4/2/1 Thermal Model

SPRR185.ZIP (3 KB)
参考设计

TIDEP0045 — 通过德州仪器 (TI) 的 C6678 DSP 实现实时合成孔径雷达 (SAR) 算法的参考设计

该参考设计展示了在多核 TMS320C6678 数字信号处理器 (DSP) 上运行的实时合成孔径雷达 (SAR)。SAR 的主要挑战之一是实时生成高分辨率图像,因为形成图像涉及对计算要求较高的信号处理程序。我们在 C6678 八核定点和浮点 DSP 上实施了 SAR 算法,用于展示完整的应用性能及其如何在一、二、四和八个 DSP 内核中进行扩展。这里从功能角度对距离多普勒 SAR 处理算法进行了模块化,并将计算任务映射到多个并行运行的内核。使用 OpenMP 来完成任务映射过程。
设计指南: PDF
原理图: PDF
参考设计

TIDEP0037 — 采用 TMS320C6678 处理器实现节能型可扩展的 H.265/HEVC 解决方案参考设计

HEVC 不但高效,而且可以处理密集视频标准,据称,在视频质量水平相同的情况下,其数据压缩率是 H.264/MPEG-4 的两倍。此设计显示了软 H.265/HEVC 解决方案的能效,这种方案可以在不同的分辨率、帧速率和档次之间进行调整,可以使用一个或多个 TMS320C6678 器件实时实施。还包含单通道 HEVC 720p30 实时编码器和单通道 HEVC 1080p60 实时解码器的具体用例。与 TI 的 H.264 x 编码器相比,TI 的 HEVC C66x HEVC 编码器可以在将比特率降低 40% 以上的情况下,获得相同的视频质量。
设计指南: PDF
原理图: PDF
参考设计

TIDEP0011 — 用于 C667x DSP AVS 内核 (CVDD) 的具有动态电压调节的电源解决方案

该参考设计旨在在 Keystone 多核 DSP(主要是 C66x 系列)中提供 AVS 内核电源 (CVDD)。C66x 系列使用 SmartReflex 技术使 DSP 能够控制其电源电压。为了符合此要求,该设计将同步降压转换器 (TPS56121) 与 POL 的电压编程器 (LM10011) 结合在一起。 LM10011 可以接受来自 DSP 的 6 位或 4 位 VCNTL,并将 TPS56121 的输出电压更改为 DSP 需要的电压。LM10011 具有高精度 (1.0%),允许其余的电源组件和配电存在附加系统裕度。对于需要特定初始启动电压的处理器,可以将 LM10011 (...)
测试报告: PDF
原理图: PDF
封装 引脚 下载
FCBGA (CYP) 841 查看选项
FCBGA (GYP) 841 查看选项

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。

支持和培训

视频