返回页首

产品详细信息

参数

我们无法显示此信息。请参阅产品 数据表

特性

  • 8 个 TMS320C66x 数字信号处理器 (DSP) 内核子系统 (C66x CorePac),每个具有
    • 1.0GHz 或 1.2GHz C66x 定点和浮点 DSP 内核
      • 1.2GHz 时,定点运算速度达 38.4 GMacs/内核
      • 1.2GHz 时,浮点运算速度达 19.2 GFlops/内核
    • 存储器
      • 每个 CorePac 具有 32KB 的 L1P
      • 每个 CorePac 具有 32KB 的 L1D
      • 每个 CorePac 具有 1024KB 的本地 L2
  • ARM CorePac
    • 4 个 ARM® Cortex®-A15 MPCore™处理器,频率高达 1.4GHz
    • 4MB L2 缓存,由 4 个 ARM 内核共享
    • 完全执行 ARMv7-A 架构指令集
    • 每个内核具有 32-KB L1 指令和数据缓存
    • AMBA 4.0 AXI 一致性扩展 (ACE) 主端口,与多核共享存储器控制器 (MSMC) 相连,可实现对共享的 MSMC 静态随机存取存储器 (SRAM) 的低延迟访问
  • 多核共享存储器控制器 (MSMC)
    • 6MB 的 MSM SRAM 存储器,由 8 个 DSP CorePac 和 1 个 ARM CorePac 共享
    • MSM SRAM 与 DDR3_EMIF 的存储器保护单元 (MPU)
  • 硬件协处理器
    • 4 个 Turbo 解码器
      • 支持 WCDMA/HSPA/HSPA+/TD-SCDMA、LTE、LTE-A 和 WiMAX
      • 数据块大小为 6144 比特且迭代次数为 8 时,支持高达 530Mbps 的 LTE 速率;数据块大小为 5114比特且迭代次数为 8 时,支持高达 400Mbps 的 LTE 速率
      • 低 DSP 开销 - 硬件交错表生成与 CRC 校验
    • 8 个维特比 (Viterbi) 解码器
      • 支持高达 96Mbps 的速率(长度 9、速率 1/2、块大小 6000)
    • 4 个 WCDMA 接收加速协处理器
      • 支持多达 8192 个相关器
    • WCDMA 发送加速协处理器
      • 支持多达 2304 个传播器
    • 6 个快速傅里叶变换 (FFT) 协处理器
      • 快速傅里叶变换 (FFT) 大小为 1024 时,支持高达 600Mscps/FFTC 的速率
    • 比特率协处理器
      • WCDMA/HSPA+、TD-SCDMA、LTE、LTE-A 和 WiMAX 上行链路和下行链路比特处理
      • 包括编码、速率匹配/解速率匹配、分段、多路复用等
      • 对于 LTE,分别支持高达 1525Mbps 的 DL 速率和高达 1030Mbsp(片上)或 680Mbsp (DDR3) 的 UL 速率;对于 WCDMA/TD-SCDMA,分别支持高达 784Mbps 的 DL 速率和高达 395Mbsp 的 UL 速率
  • 多核导航器
    • 具有队列管理器的 16K 多用途硬件队列
    • 基于数据包的直接内存访问 (DMA) 支持零开销传输
  • 网络协处理器
    • 数据包加速器可支持
      • 传输面 IPsec,GTP-U,SCTP,PDCP
      • L2 用户面 PDCP(RoHC、无线加密)
      • 每秒 1.5M 数据包速率下的线速吞吐量达 1Gbps
    • 安全加速器引擎可支持
      • IPSec、SRTP、3GPP 以及 WiMAX 空中接口和 SSL/TLS 安全
      • ECB、CBC、CTR、F8、A5/3、CCM、GCM、HMAC、CMAC、GMAC、AES、DES、3DES、Kasumi、SNOW 3G、SHA-1、SHA-2(256 位散列)、MD5
      • 高达 2.4Gbps 的 IPSec 和 2.4Gbps 的空中加密
    • 以太网子系统
      • 5 端口开关(4 个 SGMII 端口)
  • 16 个 Rake/搜索加速器 (RSA),支持
    • 对 WCDMA Rel’99、HSDPA 和 HSDPA+ 进行芯片速率处理
    • 雷德密勒 (Reed-Muller) 解码
  • 外设
    • 基于 6 通道串行器/解串器 (SerDes) 的天线接口 (AIF2)
      • 工作速率达 6.144Gbps
      • 符合面向 3G 和 4G(WCDMA、LTE TDD、LTE FDD、TD-SCDMA 和 WiMAX)的 OBSAI RP3 与 CPRI 标准
    • 4 个 SRIO 2.1 通道
      • 支持高达 5GBaud、直接 I/O 的消息传递
    • 2 通道 PCIe Gen2
      • 支持高达 5Gbaud 的传输速率
    • 两个超链接
      • 支持连接到其他提供资源可扩展性的 KeyStone™ 架构器件
      • 支持高达 50Gbaud 的传输速率
    • 10 千兆位以太网 (10-GbE) 交换子系统
      • 2 个 XFI 端口
      • 支持 IEEE 1588
    • 5 个增强型直接存储器访问 (EDMA) 模块
    • 两个速度高达 1600MHz 的 72 位 DDR3/DDR3L 接口
    • EMIF16 接口
    • USB 3.0
    • USIM 接口
    • 2 个 UART 接口
    • 3 个 I2C 接口
    • 32 个通用输入输出 (GPIO) 引脚
    • 3 个串行外设接口 (SPI) 接口
    • 信号量模块
    • 20 个 64 位计时器
    • 5 个片上锁相环 (PLL)
  • 商用温度范围:
    • 0ºC 至 100ºC
  • 扩展温度范围:
    • –40ºC 至 100ºC

All trademarks are the property of their respective owners.

open-in-new 查找其它 C6000 浮点 DSP

描述

TCI6638K2K 通信基础设施 KeyStone SoC 属于 C66x 系列中的一个器件,其基于 TI 的新型 KeyStone II 多核 SoC 架构,专门为高性能无线基础设施 应用而设计。TCI6638K2K 提供了一个超高性能的宏基站平台,适用于包括 WCDMA/HSPA/HSPA+、TD-SCDMA、GSM、TDD-LTE、FDD-LTE 和 WiMAX 在内的所有无线标准的开发。

TI 的 KeyStone II 架构可提供一款集成各种子系统(ARM CorePac、C66x CorePacs、IP 网络、无线电 1 层、2 层和 3 层以及传输处理)的可编程平台,并可使用基于队列的通信系统使 SoC 资源实现高效无缝运作。这种独特的 SoC 架构中还包含一个 TeraNet 交换机,该交换机可将从可编程内核到专用协处理器和高速 I/O 的各类系统元素广泛融合,确保它们以最高效率持续运作。

TCI6638K2K 中附加的 ARM CorePac 能够实现对层 2 和层 3 的片上处理。Cortex-A15 处理器可执行流量控制、本地运营和维护、NBAP/FP 终止和 SCTP 处理等全部操作。

TI 的 C66x 内核在不影响处理器速度、尺寸或功耗的前提下,将定点和浮点计算能力同时融入到了处理器中,可谓开创了 DSP 技术的新纪元。原始计算性能处于行业领先水平,在 1.2GHz 的工作频率下,每个内核能够达到 38.4GMACS 和 19.2Gflops。此外,C66x 还完全向后兼容 C64x+ 器件的软件。C66x CorePac 新增了 90 条指令,主要针对浮点运算 (FPi) 和面向向量数学 (VPi) 的处理。这些改进可在多天线 4.8G 信号处理中实现显著的性能提升,充分满足诸如 MIMO 与波束赋形等算法的需求。

TCI6638K2K 包含许多无线基站协处理器,可为器件应对层 1 和层 2 基站的大量处理需求减轻负担。这可以把内核解放出来,用于处理接收器算法和其他的差异化功能。该 SoC 包含多个重要的协处理器,如 FFTC 与 TCP3D 等。用于实现高数据传输速率的关键协处理器是比特率协处理器 (BCP),该协处理器可处理整个下行链路位处理链和大部分接收位处理。SoC 的架构元素(多核导航器)可确保在没有任何 CPU 干预或开销的情况下进行所有位处理,从而使系统能够实现其资源的最优化利用。

TI 的可扩展多核 SoC 架构解决方案为开发人员提供了一系列软件兼容和硬件兼容的器件,以最大限度缩短开发时间并重复使用从毫微微到宏在内的全部基站平台。

TCI6638K2K 器件配有一套完整的开发工具,其中包括 C 编译器、用于简化编程和调度过程的汇编优化器以及用于查看源代码执行的 Windows®用于观察源代码执行的调试器界面。

open-in-new 查找其它 C6000 浮点 DSP
下载

技术文档

= TI 精选相关文档
未找到结果。请清除搜索,并重试。 查看所有 58
类型 标题 下载最新的英文版本 日期
* 数据表 TCI6638K2K 多核 DSP+ARM® KeyStone II 片上系统 (SoC) 数据表 (Rev. G) 下载英文版本 (Rev.G) 2018年 4月 4日
* 勘误表 TCI6638K2K Multicore DSP+ARM KeyStone II SOC Silicon Errata (1.0, 1.1, 2.0, 3.0) 2017年 5月 16日
应用手册 KeystoneII Boot Examples 2019年 6月 4日
应用手册 KeyStone II DDR3 interface bring-up 2019年 3月 7日
应用手册 DDR3 Design Requirements for KeyStone Devices 2018年 1月 23日
用户指南 USB 3.0 User Guide for KeyStone II Devices 2017年 8月 21日
应用手册 Thermal Design Guide for DSP and ARM Application Processors 2017年 8月 14日
用户指南 Phase-Locked Loop (PLL) for KeyStone Devices User's Guide 2017年 7月 26日
用户指南 Serializer/Deserializer (SerDes) for KeyStone II Devices User Guide 2016年 7月 27日
应用手册 Power Management of K2L Device 2016年 7月 15日
应用手册 SERDES Link Commissioning on KeyStone I and II Devices 2016年 4月 13日
技术文章 Accelerating the Fast Fourier Transform (FFT/iFFT) by 10x and more 2016年 3月 2日
应用手册 Throughput Performance Guide for C66x KeyStone Devices 2015年 12月 22日
白皮书 Optimizing Modern Radar Systems using Low- Latency, High-Performance FFT Coproce 2015年 12月 17日
应用手册 Keystone II DDR3 Debug Guide 2015年 10月 16日
应用手册 KeyStone I-to-KeyStone II Migration Guide 2015年 7月 30日
用户指南 Enhanced Direct memory Access 3 (EDMA3) for KeyStone Devices User's Guide 2015年 5月 6日
用户指南 Bit Rate Coprocessor (BCP) for KeyStone Devices User's Guide 2015年 4月 27日
用户指南 Multicore Navigator (CPPI) for KeyStone Architecture User's Guide 2015年 4月 9日
用户指南 DDR3 Memory Controller for KeyStone II Devices User's Guide 2015年 3月 27日
用户指南 Fast Fourier Transform Coprocessor (FFTC) for KeyStone II Devices User's Guide 2015年 2月 11日
用户指南 Antenna Interface 2 (AIF2) User Guide for KeyStone II Devices 2015年 2月 6日
应用手册 Keystone II DDR3 Initialization 2015年 1月 26日
用户指南 Power Sleep Controller (PSC) for KeyStone Devices User's Guide 2014年 9月 4日
用户指南 Serial RapidIO (SRIO) for KeyStone Devices User's Guide 2014年 9月 3日
应用手册 Hardware Design Guide for KeyStone II Devices 2014年 3月 24日
应用手册 Ethernet Packet Transfer Via FastC&M over AIF2 Application Report 2013年 12月 6日
用户指南 PCI Express (PCIe) for KeyStone Devices User's Guide 2013年 9月 30日
用户指南 Debug and Trace for KeyStone II Devices User's Guide 2013年 7月 26日
用户指南 ARM Bootloader User Guide for KeyStone II Devices 2013年 7月 21日
用户指南 Bootloader for KeyStone Architecture User's Guide 2013年 7月 15日
用户指南 Gigabit Ethernet Switch Subsystem for KeyStone Devices User's Guide 2013年 7月 3日
用户指南 C66x CorePac User's Guide 2013年 6月 28日
用户指南 Memory Protection Unit (MPU) for KeyStone Devices User's Guide 2013年 6月 28日
用户指南 HyperLink for KeyStone Devices User's Guide 2013年 5月 28日
用户指南 Gigabit Ethernet Switch Subsystem (10 GB) User Guide for KeyStone II Devices 2013年 2月 8日
用户指南 Security Accelerator (SA) for KeyStone Devices User's Guide 2013年 2月 5日
用户指南 Multicore Shared Memory Controller (MSMC) User Guide for KeyStone II Devices 2012年 11月 12日
用户指南 ARM CorePac User Guide for KeyStone II Devices 2012年 10月 31日
应用手册 Multicore Programming Guide 2012年 8月 29日
用户指南 Packet Accelerator (PA) for KeyStone Devices User's Guide 2012年 7月 11日
用户指南 Serial Peripheral Interface (SPI) for KeyStone Devices User’s Guide 2012年 3月 30日
用户指南 Interrupt Controller (INTC) for KeyStone Devices User's Guide 2012年 3月 27日
用户指南 64-Bit Timer (Timer64) for KeyStone Devices User's Guide 2012年 3月 22日
应用手册 PCIe Use Cases for KeyStone Devices 2011年 12月 13日
应用手册 Power Consumption Guide for the C66x 2011年 10月 6日
用户指南 Inter-Integrated Circuit (I2C) User's Guide for the C66x DSP 2011年 9月 2日
用户指南 Viterbi-Decoder Coprocessor 2 (VCP2) for KeyStone Devices User's Guide 2011年 6月 10日
用户指南 External Memory Interface (EMIF16) for KeyStone Devices User's Guide 2011年 5月 24日
白皮书 Middleware/Firmware design challenges due to dynamic raw NAND market 2011年 5月 19日
用户指南 TMS320C649x DSP Turbo Decoder Coprocessor 3 (TCP3D) Peripheral User's Guide 2010年 11月 18日
用户指南 C66x DSP Cache User's Guide 2010年 11月 9日
应用手册 Clocking Design Guide for KeyStone Devices 2010年 11月 9日
用户指南 DRx52x Inter-Integrated Circuit (I2C) Reference Guide 2010年 11月 9日
用户指南 General-Purpose Input/Output (GPIO) User's Guide for the C66x DSP 2010年 11月 9日
应用手册 Optimizing Loops on the C66x DSP 2010年 11月 9日
用户指南 TMS320C649x DSP Universal Asynchronous Receiver/Transmitter (UART) User’s Guide 2010年 11月 9日
用户指南 Network Coprocessor for KeyStone Devices User's Guide 2010年 11月 2日

设计与开发

有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。

硬件开发

评估板 下载
1765
说明

The TCI6638K2K Evaluation Module (EVM) with double wide AMC form-factor enables developers to immediately start evaluating TCI6638K2K processor and begin building application around it especially those demanding high-performance computation like telecom infrastructures, wireless standards including (...)

特性
  • 8 TMS320C66x DSP CorePacs @ 1GHz and 1.2GHz
  • 4 ARM Cortex A15 CorePacs @ 1GHz and 1.2GHz

软件开发

应用软件和框架 下载
Azcom LTE Stack
由 Azcom Technology 提供 — Azcom Technology, head quartered in Milan, Italy, is amongst the leading players in advanced wireless communications for the past two decades.

Azcom provides a wide range of solutions and services for TI TCI6638K2K, and TCI6630K2L platforms. Solutions include carrier grade PHY and Layer 2/3 stack for (...)
应用软件和框架 下载
CommAgility 小型电池
由 CommAgility 提供 CommAgility 从事 4G 和 5G 移动网络及相关应用中嵌入式信号处理和射频模块以及 LTE PHY/堆栈软件的开发,是这一领域屡获殊荣、全球领先的开发商。我们的产品和技术适用于极为严苛的实时信号处理、测试和控制应用,涉及领域包括无线基带、私有及专用网络、卫星通信、雷达和电子战。

通过采用先进的 DSP、FPGA 和射频技术,我们设计出了外观小巧、功能强大且性能可靠的产品,并将这些产品与我们业界领先的 LTE 软件相结合。CommAgility 在 LTE 行业拥有丰富的经验,尤其是在适应新型应用领域标准方面。我们灵活应变,与主要客户密切合作,努力满足其技术要求,并在整个开发和量产过程中为其提供全程支持。

CommAgility 隶属于 Wireless Telecom Group,该集团是先进射频和微波组件、模块、系统和仪表的全球设计制造商。

如需了解有关 CommAgility 的更多信息,请访问 https://www.commagility.com

解决方案:

CommAgility 提供基于德州仪器 (TI) 先进 DSP SoC、Xilinx FPGA 和射频接口卡而构建的各种硬件。我们的产品包括采用 AMC 外形的高性能处理卡,包括灵活的集成式宽带射频收发器通道。我们也提供采用紧凑 OpenVPX 外形的高性能 ARM、DSP 和 FPGA 处理模块,适用于恶劣环境。

自 2015 年收购 SDR pioneer MIMOon GmbH 后,CommAgility 为 LTE 产品开发商提供了市场领先的 LTE eNodeB 和 UE 物理层以及协议栈软件解决方案。该软件可获得独立许可,也可作为集成式软件/硬件板级解决方案。

(...)

IDE、配置、编译器和调试器 下载
C6000 代码生成工具 - 编译器
C6000-CGT — TI C6000 C/C++ 编译器和汇编语言工具支持开发适用于 TI C6000 数字信号处理器平台的应用,包括 C66x 多核处理器、C674x 和 C64x+ 单核数字信号处理器。
特性
  • 在 v8.3.0 和更高版本的 C6000 代码生成工具中提供:
    • 支持 C++14 标准 ISO/IEC 14882:2014(不再支持 C++03)
  • 在 v8.2.0 和更高版本的 C6000 代码生成工具中提供:
    • 将浮点值转换为无符号字符或短整型字符时,不再生成 RTS 库调用
    • 提高了 OpenCL-C 矢量类型的性能
  • 在 v8.1.0 和更高版本的 C6000 代码生成工具中提供:
    • 编译 OpenCL-C 内核时,缩短了编译时间,减小了内存使用量

TI 编译器支持

TI 拥有一个快速响应的活跃 E2E™ 社区,该社区为 TI 编译器提供了支持。
IDE、配置、编译器和调试器 下载
适用于多核处理器的 Code Composer Studio (CCS) 集成开发环境 (IDE)
CCSTUDIO-KEYSTONE

下载最新 Code Composer Studio 版本

Code Composer Studio™ - 用于包括 KeyStone 处理器在内的多核 DSP 和 ARM 的集成开发环境

 

  • CCS 最新版本 - 单击下面可以下载指定主机平台的 CCSv6。
  • 其他下载 - 有关完整下载的列表,请访问 CCS 下载站点
  • 免费使用 CCS - 将生成免费许可证,支持使用低成本的 XDS100 调试探针或带有板载调试探针的电路板。还为全功能评估许可证提供 90 天的延长期。

 

Windows        Linux     

Code Composer Studio 是一种集成开发环境 (IDE),支持 TI 的微控制器和嵌入式处理器产品系列。Code Composer Studio 包含一整套用于开发和调试嵌入式应用的工具。它包含了用于优化的 C/C++ 编译器、源码编辑器、项目构建环境、调试器、描述器以及多种其他功能。直观的 IDE 提供了单个用户界面,可帮助您完成应用开发流程的每个步骤。熟悉的工具和界面使用户能够比以前更快地入手。Code Composer Studio 将 Eclipse 软件框架的优点和 TI 先进的嵌入式调试功能相结合,为嵌入式开发人员提供了一个引人注目、功能丰富的开发环境。

其他信息

开始使用

(...)

设计工具和仿真

仿真模型 下载
SPRM576A.ZIP (18 KB) - BSDL Model
仿真模型 下载
SPRM577A.ZIP (19 KB) - BSDL Model
仿真模型 下载
SPRM587.ZIP (2384 KB) - IBIS Model
仿真模型 下载
SPRM659A.ZIP (163 KB) - Power Model
仿真模型 下载
SPRM743.ZIP (265889 KB) - IBIS-AMI Model
原理图 下载
SPRR186.ZIP (3 KB)
原理图 下载
SPRR187.ZIP (116 KB)

CAD/CAE 符号

封装 引脚 下载
(AAW) 1517 了解详情

订购与质量

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持