LMX1860-SEP
- VID #V62/24630
- 电离辐射总剂量 30krad(无 ELDRS)
- 单粒子闩锁 (SEL) 抗扰度高达 43MeV-cm2/mg
- 单粒子功能中断 (SEFI) 抗扰度高达 43MeV-cm2/mg
- 适用于 300MHz 至 15GHz 频率的时钟缓冲器
- 超低噪声
- 6GHz 输出的本底噪声为 –159dBc/Hz
- 6GHz 输出时具有 36fs 附加抖动(100Hz 至 fCLK)
- 5fs 附加抖动 (100Hz - 100MHz)
- 4 个具有相应 SYSREF 输出的高频时钟
- 按 1(缓冲器)、2、3、4、5、6、7 和 8 共享分频
- 共享可编程倍频器 x2、x3 和 x4
- 支持引脚模式选项,以便在没有 SPI 的情况下配置器件
- 带有相应 SYSREF 输出的 LOGICLK 输出
- 基于单独的分频组
- 1、2、4 预分频器
- 1(旁路)、2、…、1023 后分频器
- 8 个可编程输出功率级别
- 同步的 SYSREF 时钟输出
- 在 12.8GHz 下,508 次延迟步长调整,每次小于 2.5ps
- 发生器和中继器模式
- SYSREFREQ 引脚的窗口化特性,以优化计时
- 针对所有分频和倍频器件的 SYNC 特性
- 2.5V 工作电压
- –55ºC 至 125ºC 工作温度
- 高可靠性
- 受控基线
- 一个封测厂
- 一个制造厂
- 延长的产品生命周期
- 产品可追溯性
LMX1860-SEP 是具有高频、超低抖动和 SYSREF 输出的缓冲器、分频器和倍频器。该器件可与超低噪声基准时钟源相结合,是时钟控制型数据转换器的典型设计,尤其是在 3GHz 以上采样时。4 个高频时钟输出中的每一个输出以及附加 LOGICLK 输出都与 SYSREF 输出时钟信号配对。JESD 接口的 SYSREF 信号可以在内部生成,也可以作为输入传入,并重新计时为器件时钟。该器件可通过禁用 SYSREF 输出,将多通道、低偏斜、超低噪声本机振荡器信号分配给多个混频器。
您可能感兴趣的相似产品
功能与比较器件相似
技术文档
未找到结果。请清除搜索并重试。
查看全部 5 类型 | 标题 | 下载最新的英语版本 | 日期 | |||
---|---|---|---|---|---|---|
* | 数据表 | LMX1860-SEP 低噪声高频 JESD204B/C 缓冲器、倍频器和分频器 数据表 | PDF | HTML | 英语版 | PDF | HTML | 2024年 8月 16日 |
* | 辐射与可靠性报告 | LMX1860-SEP Process Flow and Reliability Report (Rev. A) | PDF | HTML | 2024年 8月 5日 | ||
* | 辐射与可靠性报告 | LMX1860-SEP Single-Event Effects Report | PDF | HTML | 2024年 4月 3日 | ||
* | 辐射与可靠性报告 | LMX1860-SEP Total Ionizing Dose (TID) Radiation Report | 2024年 4月 3日 | |||
EVM 用户指南 | LMX1860-SEP 评估模块 | PDF | HTML | 英语版 | PDF | HTML | 2024年 5月 13日 |
设计和开发
如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。
评估板
LMX1860SEPEVM — LMX1860-SEP 评估模块
LMX1860-SEP 评估模块 (EVM) 旨在评估 LMX1860-SEP 的性能,后者是一款四输出、超低附加抖动射频 (RF) 缓冲器、分频器和倍增器。该 EVM 可以缓冲高达 18GHz 的射频时钟输入,在 3.2GHz 至 6.4GHz 的输出范围内乘以 x2、x3 或 x4,并对输入进行最高 8 分频。包含用于现场可编程门阵列 (FPGA) 和逻辑时钟的独立型辅助时钟分频器。每个输出都包括一个具有皮秒精度和延迟调优能力的系统基准 (SYSREF) 补偿。多个器件可以同步以实现宽时钟分配树。
封装 | 引脚 | CAD 符号、封装和 3D 模型 |
---|---|---|
HTQFP (PAP) | 64 | Ultra Librarian |
订购和质量
包含信息:
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/时基故障估算
- 材料成分
- 鉴定摘要
- 持续可靠性监测
包含信息:
- 制造厂地点
- 封装厂地点
推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。