ZHCUCL4A December   2024  – July 2025 LMG5126

 

  1.   1
  2.   说明
  3.   开始使用
  4.   特性
  5.   应用
  6.   6
  7. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  8. 2硬件
    1. 2.1 EVM 特性、测试点和连接器说明
      1. 2.1.1 EVM 特性
      2. 2.1.2 EVM 连接器和测试点
  9. 3EVM 配置
    1. 3.1 输出电压跟踪
    2. 3.2 器件配置
  10. 4实现结果
    1. 4.1 测试装置和过程
      1. 4.1.1 测试设置
      2. 4.1.2 测试过程和设备
      3. 4.1.3 注意事项
  11. 5硬件设计文件
    1. 5.1 原理图
    2. 5.2 PCB 板层
    3. 5.3 物料清单
  12. 6其他信息
    1. 6.1 商标
  13. 7修订历史记录

器件配置

LMG5126 可以使用三个引脚 SYNCOUT、CFG1 和 CFG2 进行配置。在 LMG5126EVM 中,当连接器 JP6 和 JP7 上的跳线分别将 CFG1连接到 DIP1、将 CFG2 连接到 DIP2 时,这些引脚可通过五个 DIP 开关进行配置,具体方式是每个引脚均提供 16 种电平选项,通过操作开关可从两种配置中选定所需电平。每个 DIP 开关都有八个切换开关,用于将固定值电阻器与配置引脚连接或断开连接。同一时间,每个配置引脚只能从 16 种电平中选择一种,用于配置 LMG5126,具体如下,且需参照 LMG5126 宽输入、2.5MHz 升压转换器数据表 中的信息。

SYNCOUT 引脚用于定义过压保护电平,而 ATRK 引脚与 DTRK 引脚的 20uA 电流可通过电阻器实现输出电压的编程。

表 3-1 CFG0 引脚设置
电平 OVP 等级 20μA ATRK 电流

1

25V

打开

2

25V

关闭

3

35V

打开

4

35V

关闭

5

50V

打开

6

50V

关闭

7

65V

打开

8

65V

关闭

CFG1 引脚设置定义了时钟抖动、峰值电流限制 (ICL_latch) 运行、电流检测电压电平以及栅极驱动器强度。

表 3-2 CFG1 引脚设置
电平 展频 检测电压 ICL_latch 栅极驱动强度

1

DRSS 开启

30mV

启用

2

DRSS 开启

60mV 启用

3

DRSS 开启

30mV 启用

4

DRSS 开启

60mV 启用

5

DRSS 开启

30mV 禁用

6

DRSS 开启

60mV 禁用

7

DRSS 开启

30mV 禁用

8

DRSS 开启

60mV 禁用

9

DRSS 关闭

30mV

启用

10

DRSS 关闭

60mV 启用

11

DRSS 关闭

30mV 启用

12

DRSS 关闭

60mV 启用

13

DRSS 关闭

30mV

禁用

14

DRSS 关闭

60mV 禁用

15

DRSS 关闭

30mV 禁用

16

DRSS 关闭

60mV 禁用

CFG2 引脚定义了器件是配置为单芯片设置还是多芯片设置,然后定义了 SYNCIN 和 SYNCOUT 引脚的运行模式。同时也可设置 PGOOD OVP。

表 3-3 CFG2 引脚设置
电平 单芯片或多芯片 SYNCOUT SYNCIN PGOOD OVP 启用

1

单通道

关闭

关闭

打开

2

单通道

关闭

打开

打开

3

初级

90°

打开

打开

4

初级

120°

打开

打开

5

初级

180°

打开

打开

6

次级

关闭

打开

打开

7

次级

90°

打开

打开

8

次级

120°

打开

打开

9

单通道

关闭

关闭

关闭

10

单通道

关闭

打开

关闭

11

初级

90°

打开

关闭

12

初级

120°

打开

关闭

13

初级

180°

打开

关闭

14

次级

关闭

打开

关闭

15

次级

90°

打开

关闭

16

次级

120°

打开

关闭