ZHCUBD6A September   2022  – October 2023

 

  1.   1
  2.   商标
  3. 1引言
    1. 1.1 EVM 版本和组件型号
    2. 1.2 箱内工具
  4. 2重要使用说明
    1. 2.1 加电使用说明
    2. 2.2 EMC、EMI 和 ESD 合规性
  5. 3系统说明
    1. 3.1 关键特性
    2. 3.2 功能方框图
    3. 3.3 加电/断电过程
      1. 3.3.1 加电过程
      2. 3.3.2 断电过程
    4. 3.4 外设和主要元件描述
      1. 3.4.1  计时
        1. 3.4.1.1 以太网 PHY 时钟
        2. 3.4.1.2 AM64x/AM243x 时钟
        3. 3.4.1.3 PCIe 时钟
      2. 3.4.2  复位
      3. 3.4.3  电源
        1. 3.4.3.1 电源输入
        2. 3.4.3.2 反极性保护
        3. 3.4.3.3 电流监控
        4. 3.4.3.4 电源
        5. 3.4.3.5 电源时序
        6. 3.4.3.6 AM64x/AM243x 电源
      4. 3.4.4  配置
        1. 3.4.4.1 引导模式
      5. 3.4.5  JTAG
      6. 3.4.6  测试自动化
      7. 3.4.7  UART 接口
      8. 3.4.8  存储器接口
        1. 3.4.8.1 DDR4 接口
        2. 3.4.8.2 MMC 接口
          1. 3.4.8.2.1 Micro SD 接口
          2. 3.4.8.2.2 eMMC 接口
        3. 3.4.8.3 OSPI 接口
        4. 3.4.8.4 SPI EEPROM 接口
        5. 3.4.8.5 板 ID EEPROM 接口
      9. 3.4.9  以太网接口
        1. 3.4.9.1 DP83867 PHY 默认配置
        2. 3.4.9.2 DP83869 PHY 默认配置
        3. 3.4.9.3 以太网 LED
      10. 3.4.10 显示接口
      11. 3.4.11 USB 2.0 接口
      12. 3.4.12 PCIe 接口
      13. 3.4.13 高速扩展接口
      14. 3.4.14 CAN 接口
      15. 3.4.15 中断
      16. 3.4.16 ADC 接口
      17. 3.4.17 安全连接器
      18. 3.4.18 SPI 接口
      19. 3.4.19 I2C 接口
      20. 3.4.20 FSI 接口
  6. 4已知问题和修改
    1. 4.1 问题 1 - CCS 中嵌入式 XDS110 与 AM64x 目标板的连接
    2. 4.2 问题 2 - 热插拔时显示直流筒形插孔警告
    3. 4.3 问题 3 - uSD 卡引导无法正常工作
  7. 5参考文献
  8. 6修订历史记录

PCIe 接口

AM64x/AM243x 的 Serdes0 接口用于实现一个单通道 PCIe 接口并将信号路由至 x4 PCIe 槽连接器。Samtec 的 PCIE-064-02-F-D-TH 连接器用于 PCIe 接口,此连接器满足 PCIe CEM v2.0 的物理和电气规范。PCIe-064-02-F-D-TH 连接器设计用于支持 25W 插槽,包括适用于 12V 电压轨的 2.1A 和适用于 3.3V 电压轨的 3A。PCIe 接口设计为支持采用交叉电缆进行根复合体运行或端点运行。SoC_I2C1 用于控制目的。PCIe 连接器发出的链路激活信号上拉至 VCC3V3_SYS。

时钟:SERDES REFCLK 会路由至 PCIe REF CLK 引脚,以允许通过该连接器接收或提供时钟(EVM 上没有单独的 PLL 来生成 PCIe REF CLK)。

热插拔:PRSNT1# 和 PRSNT2# 信号是热插拔存在检测信号。PRSNT2# 被拉高,PRSNT1# 连接到地,这样当插入子卡时,PRSNT2# 将被拉低。该电路板提供了一个 3 引脚接头 (J35) 以在 RC 和 EP 模式之间进行选择。

复位:该电路板提供了一个 3 引脚接头 (J34) 以选择主机和端点 PCIe 操作的复位源。在主机模式下,来自 IO 扩展器的 PCIe_RST_OUT 信号和来自 SoC 的 RESETSTATz 信号进行“与”运算,输出通过 3 引脚接头连接到 PCIe 连接器。该电路板安装了一个跳线来提供连接。而在 PCIe 端点操作的情况下,AM64x SoC 接收来自附加卡的复位信号并传递到 MCU_PORz 引脚。复位信号连接到 3 引脚接头,需要使用跳线进行选择。

PCIe x4 连接器 JTAG 信号未使用并在这些信号上提供了测试点。

表 3-22 介绍了用于选择该 EVM 采用根复合体模式还是端点模式工作的跳线选项。

表 3-22 用于启用根复合体和端点模式的 PCIe 跳线选项
根复合体端点
1x3 接头 J34 和 J35短接 1 和 2短接 2 和 3
GUID-A3A98A71-F982-48DC-9B7C-5D106C1332B2-low.png图 3-25 AM64x/AM243x PCIe 接口
表 3-23 PCIe 连接器 (J27) 引脚排列
引脚编号PCIe 连接器的 A 侧GP 板信号PCIe 连接器的 B 侧GP 板信号
1PRSNT1#J35.3+12VVDD_12V
2+12VVDD_12V+12VVDD_12V
3+12VVDD_12V+12VVDD_12V
4GND接地GND接地
5JTAG2TPSMCLKSoC_I2C1_CLK
6JTAG3TPSMDATASoC_I2C1_SDA
7JTAG4TPGND接地
8JTAG5TP+3V3VCC3V3_SYS
9+3V3VCC3V3_SYSJTAG1TP
10+3V3VCC3V3_SYS3V3 VAUXVCC3V3_SYS
11PERST#J24.2WAKE#上拉至 VCC3V3_SYS
12GND接地RSVD4上拉至 VCC3V3_SYS
13REFCLK+SERDES_REFCLK0PGND接地
14REFCLK-SERDER_REFCLK0NPETp0SERDES_TXP0
15GND接地PETn0SERDES_TXN0
16PERp0SERDES_RXP0GNDGND
17PERn0SERDES_RXN0PRSNT2#_1J35.2
18GND接地GND接地
19RSVD1NCPETp1NC
20GND接地PETn1NC
21PERp1NCGND接地
22PERn1NCGND接地
23GND接地PETp2NC
24GND接地PETn2NC
25PERp2NCGND接地
26PERn2NCGND接地
27GND接地PETp3NC
28GND接地PETn3NC
29PERp3NCGND接地
30PERn3NCRSVD3NC
31GND接地PRSNT2#_2NC
32RSVD2NCGND接地