ZHCUAW7B october   2016  – march 2023 DLP650LNIR , DLPC410

 

  1.   DLP Discovery 4100 开发平台用户指南
  2.   商标
  3. 1引言
    1. 1.1 欢迎
  4. 2概述
    1. 2.1 DLP Discovery 4100 开发平台
    2. 2.2 DLP Discovery 4100 开发平台照片
    3. 2.3 主要元件
      1. 2.3.1  Xilinx Virtex 5 APPSFPGA
      2. 2.3.2  DLPC410 - 适用于 DLP Discovery 4100 芯片组的数字控制器
      3. 2.3.3  DLPA200 - DMD 微镜驱动器
      4. 2.3.4  DLPR410 - 用于 DLPC410 控制器的配置 PROM
      5. 2.3.5  APPSFPGA 闪存配置 PROM
      6. 2.3.6  DMD 连接器
      7. 2.3.7  USB 控制器
      8. 2.3.8  50MHz 振荡器
      9. 2.3.9  DDR2 SODIMM 连接器
      10. 2.3.10 连接器
        1. 2.3.10.1 JTAG 接头 H1
        2. 2.3.10.2 Mictor 连接器
        3. 2.3.10.3 GPIO 连接器
      11. 2.3.11 电池
      12. 2.3.12 电源
        1. 2.3.12.1 J14 电源连接器
        2. 2.3.12.2 J14 电源连接器
        3. 2.3.12.3 REG.0.9V
        4. 2.3.12.4 REG.1.0V
        5. 2.3.12.5 REG.1.8V
        6. 2.3.12.6 REG.2.5V
        7. 2.3.12.7 REG.3.3V
        8. 2.3.12.8 REG.12V
  5. 3硬件概览和设置
    1. 3.1 入门
    2. 3.2 用户连接器和 I/O
      1. 3.2.1  J12 输入电源连接器
      2. 3.2.2  J18 输入电源连接器
      3. 3.2.3  J1 USB 连接器引脚分配
      4. 3.2.4  J3 USB GPIO
      5. 3.2.5  J6 GPIO_A 连接器
      6. 3.2.6  J8 DLPC410 Mictor 连接器
      7. 3.2.7  J9 USB/APPSFPGA Mictor 连接器
      8. 3.2.8  J13 DMD Flex 1 连接器
      9. 3.2.9  J14 DMD Flex 2 连接器
      10. 3.2.10 J15 DDR2 SODIMM 连接器
      11. 3.2.11 J16、J17 EXP 连接器
      12. 3.2.12 H1 Xilinx FPGA JTAG 接头
    3. 3.3 配置跳线
      1. 3.3.1 J2 – EXP 电压选择
      2. 3.3.2 J4 – APPSFPGA 版本选择
      3. 3.3.3 J5 – 共享 USB 信号启用/禁用
      4. 3.3.4 J7 – USB EEPROM 编程接头
      5. 3.3.5 J10 – DLPA200 B 输出使能
    4. 3.4 开关
      1. 3.4.1 SW1 - APPSFPGA 功能开关
      2. 3.4.2 SW2 - APPSFPGA 复位
      3. 3.4.3 SW3 - DMD 电源悬空(停止)
      4. 3.4.4 SW4 - 输入电源开启/关闭
    5. 3.5 电源和状态 LED
      1. 3.5.1 D1 – USB 连接指示灯
      2. 3.5.2 D2 和 D16 – APPSFPGA Done
      3. 3.5.3 D3 和 D17 – DLPC410 Done
      4. 3.5.4 D9 – DDC_LED0
      5. 3.5.5 D10 – DDC_LED1
      6. 3.5.6 D11 – VLED0
      7. 3.5.7 D12 – VLED1
    6. 3.6 测试点
  6. 4软件
    1. 4.1 概述
      1. 4.1.1 软件概述
        1. 4.1.1.1 DMD 图像控制
        2. 4.1.1.2 图像命令
    2. 4.2 DLP Discovery 4100 运行
      1. 4.2.1 操作快速入门指南
      2. 4.2.2 74
    3. 4.3 图形用户界面
      1. 4.3.1 菜单栏
        1. 4.3.1.1 文件菜单
        2. 4.3.1.2 视图菜单
        3. 4.3.1.3 DMD 菜单
        4. 4.3.1.4 执行菜单
        5. 4.3.1.5 测试图形菜单
        6. 4.3.1.6 帮助菜单
      2. 4.3.2 工具栏
        1. 4.3.2.1 文件菜单按钮
        2. 4.3.2.2 运行、运行一次、循环中断、步进和停止控制
        3. 4.3.2.3 设置起点和终点按钮
        4. 4.3.2.4 帮助按钮
      3. 4.3.3 脚本命令窗口
        1. 4.3.3.1 加载选项卡
        2. 4.3.3.2 复位选项卡
        3. 4.3.3.3 清除选项卡
        4. 4.3.3.4 悬空选项卡
        5. 4.3.3.5 控制选项卡
      4. 4.3.4 状态窗口
      5. 4.3.5 脚本窗口
        1. 4.3.5.1 插入命令
        2. 4.3.5.2 移动命令
        3. 4.3.5.3 删除命令
    4. 4.4 脚本和状态操作
      1. 4.4.1 保存脚本和状态
        1. 4.4.1.1 保存脚本
        2. 4.4.1.2 保存状态
      2. 4.4.2 打印脚本和状态
        1. 4.4.2.1 打印脚本
        2. 4.4.2.2 打印状态
      3. 4.4.3 打开脚本和状态
      4. 4.4.4 创建新脚本和状态
        1. 4.4.4.1 创建新脚本
        2. 4.4.4.2 创建新状态
    5. 4.5 DLPC410 控制窗口
    6. 4.6 测试图形窗口
    7. 4.7 关于对话框
    8. 4.8 链接
  7. 5相关文档
  8. 6附录
    1. 6.1 缩略语和首字母缩写词
    2. 6.2 命名规则
      1. 6.2.1 注意事项和警告信息
  9. 7修订历史记录

概述

DLP Discovery 4100 是由六个评估模块组成,这些评估模块搭配使用时,可以创建高度灵活的平台,用于学习、试验和开发 DLP 技术。该平台的核心是 DLPLCRC410EVM 控制器板。DLPLCRC410EVM 板包括 DLPC410、DLPR410、DLPA200、数字接收器、闪存、电源管理电路以及支持数字逻辑。为了让设计人员能够扩展到在多个 DMD 器件之间移植 DLP 设计工作,DLPLCRC410EVM 可与以下五个 DMD EVM 中的任何一个配合使用:

  • DLPLCR65NEVM:包括 DLP650LNIR DMD 板、DLP650LNIR DMD 和一根柔性电缆
  • DLPLCR70EVM:包括 DLP7000 DMD 板、DLP7000 DMD 和一根柔性电缆
  • DLPLCR70UVEVM:包括 DLP7000UV DMD 板、DLP7000UV DMD 和一根柔性电缆
  • DLPLCR95EVM:包括 DLP9500 DMD 板、DLP9500 DMD 和两根柔性电缆
  • DLPLCR95UVEVM:包括 DLP9500UV DMD 板、DLP9500UV DMD 和两根柔性电缆

当 DLPLCRC410EVM 连接到上述任何 DMD EVM 时,DLPC410、应用 FPGA 和软件 GUI 会识别所连的 DMD 并为其提供正确的信号和时序。DLPLCRC410EVM 开箱即用,并提供一小组滚动测试图形,使客户能够评估其光学设计的相关光学性能。如果需要,可以停止这些滚动测试图形,使所选图形保持不变。如果这些图形不够,可以使用基于 PC 的软件 GUI。GUI 程序允许通过 USB 将二进制图形数据下载到板载应用 FPGA (APPSFPGA) 上。应用 FPGA 会将数据发送到 DLPC410,然后 DLPC410 会在 DMD 上显示图像或图形。

Xilinx Virtex 5 (LX50) APPSFPGA 为开发定制应用提供了一个用户可编程平台。APPSFPGA 连接到 EXP 扩展连接器以实现定制接口。板载 USB 接口为开发提供了方便的接口。另外还包括 DDR2 SODIMM 内存和 SPI 闪存与应用 FPGA 的连接。该平台包含用于客户 USB 控制应用的 Cypress CY7C68013A USB 控制器。TI.COM 上提供了 APPSFPGA 的源代码,以便为精通 VHDL 的客户提供参考,供他们在自己的开发中使用。

D4100 的用户能够以像素级精度和快速图形速率来处理可见光、紫外光和近红外光。D4100 为开发者提供了一个灵活的平台,让开发者可以使用成熟可靠的 DLP 技术设计适合各种应用的产品。如前所述,五个基于 DMD 的 EVM 支持五个不同的 DMD 选项:两个在可见光谱中,两个在紫外光谱中,一个在近红外光谱中。EVM、DMD 和选定性能数据如表 2-1 所示:

表 2-1 D4100 平台 EVM 和 DMD 类型
EVM DMD 产品文件夹 DMD 列数 DMD 行数 复位最大二进制图形速率 (Hz) 数据总线宽度
全局复位 分步复位
DLPLCR95EVM DLP9500 0.95 1080p 1920 1080 17,636 23,148 64
DLPLCR95UVEVM DLP9500UV 0.95 UV 1080p
DLPLCR70EVM DLP7000 0.7 XGA 1024 768 22,614 32,552 32
DLPLCR70UVEVM DLP7000UV 0.7 UV XGA
DLPLCR65NEVM DLP650LNIR 0.65 NIR WXGA 1280 800 10,800 12,500 16

D4100 平台将高性能 D4100 芯片组与用户可编程应用 FPGA (APPSFPGA) 相结合。

Xilinx Virtex 5 (LX50) APPSFPGA 为开发定制应用提供了一个用户可编程平台。APPSFPGA 连接到 EXP 扩展连接器以实现定制接口。板载 USB 接口为快速原型设计提供了方便的接口。该平台包含 DDR2 SO-DIMM 内存和 SPI 闪存与应用 FPGA 的连接,供客户使用。该平台包含用于客户 USB 控制应用的 Cypress CY7C68013A USB 控制器。

本文档旨在帮助开发者使用 D4100 平台,并提供 DLPLCRC410EVM 的硬件参考设计详细信息。