ZHCUA92D May   2022  – September 2023

 

  1.   1
  2.   摘要
  3.   商标
  4. 1前言:使用前必读
    1. 2.1 Sitara MCU+ Academy
    2. 2.2 如果您需要协助
    3. 2.3 重要使用说明
  5. 2套件概述
    1. 3.1 套件内容
    2. 3.2 关键特性
    3. 3.3 组件标识
    4. 3.4 BoosterPack
    5. 3.5 合规性
    6. 3.6 安全性
  6. 3电路板设置
    1. 4.1 电源要求
      1. 4.1.1 使用 USB Type-C 连接器的电源输入
      2. 4.1.2 电源状态 LED
      3. 4.1.3 电源树
    2. 4.2 按钮
    3. 4.3 引导模式选择
  7. 4硬件说明
    1. 5.1  功能框图
    2. 5.2  GPIO 映射
    3. 5.3  复位
    4. 5.4  时钟
    5. 5.5  存储器接口
      1. 5.5.1 QSPI
      2. 5.5.2 电路板 ID EEPROM
    6. 5.6  以太网接口
      1. 5.6.1 以太网 PHY #1 - CPSW RGMII/ICSSM
      2. 5.6.2 以太网 PHY #2 - CPSW RGMII/ICSSM
      3. 5.6.3 RJ45 连接器中的 LED 指示
    7. 5.7  I2C
    8. 5.8  工业应用 LED
    9. 5.9  SPI
    10. 5.10 UART
    11. 5.11 MCAN
    12. 5.12 FSI
    13. 5.13 JTAG
    14. 5.14 测试自动化接头
    15. 5.15 LIN
    16. 5.16 MMC
    17. 5.17 ADC 和 DAC
    18. 5.18 EQEP 和 SDFM
    19. 5.19 EPWM
    20. 5.20 BoosterPack 接头
    21. 5.21 引脚多路复用映射
  8. 5参考文献
    1. 6.1 参考文档
    2. 6.2 此设计中使用的其他 TI 组件
  9. 6Revision History

ADC 和 DAC

AM263x LaunchPad 会将 18 路 ADC 输入映射到 BoosterPack 接头。该 LaunchPad 中使用的所有 ADC 输入都受到 ESD 保护。

GUID-20220503-SS0I-D5GR-HSNQ-W56B2RLDZCSF-low.png图 4-20 ADC/DAC 信号路径

其中的七路 ADC 输入和一个 DAC_OUT 信号实例会连接到 2:1 多路复用器 (TS3DDR3812RUAR) 来提供备选的 BoosterPack 功能。多路复用器的选择线路由 AM263x SoC GPIO 信号驱动。

表 4-14 ADC BoosterPack 多路复用器
GPIO63 条件 多路复用器的功能
低电平 已选择 ADC 输入/DAC_OUT 端口 A ↔ 端口 B
高电平 已选择备选 BP 功能 端口 A ↔ 端口 C

ADC 和 DAC 需要电压基准。AM263x LaunchPad 具有两个开关,让用户可以在 DAC 和 ADC VREF 源之间切换。

GUID-20220503-SS0I-NBBZ-TP1D-7HQXFHWQBNKB-low.png图 4-21 ADC 和 DAC VREF 开关

DAC VREF 开关 (S1) 是一个单极双掷开关,用于控制 AM263x SoC 的 ADC VREF 输入。

表 4-15 DAC VREF 开关
DAC VREF 开关位置 基准选择
引脚 1-2 AM263x 片上 LDO
引脚 2-3 外部 DAC VREF 接头

ADC VREF 开关 (S2) 包含两个单极双掷开关,用于控制 AM263x SoC 的 ADC VREF 输入。

表 4-16 ADC VREF 开关
ADC VREF 开关位置 基准选择
引脚 1-2 开路 - 允许使用 AM263x 片上 LDO 基准
引脚 2-3 外部 ADC VREF 接头
引脚 4-5 开路 - 允许使用 AM263x 片上 LDO 基准
引脚 5-6 外部 ADC VREF 接头