ZHCU933A April   2022  – September 2022

 

  1.   ADS1285 评估模块
  2.   商标
  3. EVM 概览
    1. 1.1 ADS1285EVM-PDK 套件
  4. ADS1285EVM-PDK 快速入门指南
  5. EVM 模拟接口
    1. 3.1 ADC 模拟输入信号路径
    2. 3.2 ADC 输入时钟 (CLK) 选项
  6. 数字接口
    1. 4.1 连接到 PHI
    2. 4.2 数字接头
  7. 电源
  8. 数模转换器
  9. ADS1285EVM-PDK 初始设置
    1. 7.1 默认跳线设置
    2. 7.2 EVM 图形用户界面 (GUI) 软件安装
  10. ADS1285EVM-PDK 软件参考
    1. 8.1 用于 ADC 控制的 EVM GUI 全局设置
    2. 8.2 寄存器映射配置工具
    3. 8.3 时域显示工具
    4. 8.4 频谱分析工具
    5. 8.5 直方图工具
    6. 8.6 DAC 配置工具
  11. ADS1285EVM-PDK 物料清单、PCB 布局和原理图
    1. 9.1 物料清单
    2. 9.2 PCB 布局
    3. 9.3 原理图
  12. 10参考文献
  13. 11修订历史记录

连接到 PHI

ADS1285EVM-PDK 板通过有罩的 60 引脚连接器 J6 与 PHI 进行通信。J6 旁边是两个带有十字槽螺钉的圆形支架。若要将 PHI 连接到 EVM,请取下螺钉,将 PHI 连接到 EVM,然后将螺钉装回到支架上。螺钉可将 EVM 固定到 PHI 并确保电路板之间的连接。

表 4-1 列出了不同的 PHI 连接及其功能。

表 4-1 PHI 连接器引脚功能
PHI 连接器引脚名称PHI 连接器引脚功能
5.5V J6[1] EVM 模拟部分的电源
GND J6[3] 接地
~RESET J6[6] ADC 复位引脚,低电平有效
~PWDN J6[8] ADC 断电引脚,低电平有效
SYNC J6[12] ADC 同步,高电平有效
DIN_PHI J6[12] SPI:来自 ADC、POCI 或串行接口数据输入的 DIN(pre-RTM GUI 版本兼容性)
GPIO1 J6[14] 来自 ADC 的通用 I/O 1 引脚
GPIO0 J6[16] 来自 ADC 的通用 I/O 0 引脚
DIN_PHI J6[18] SPI:来自 ADC、POCI 或串行接口数据输入的 DIN(RTM GUI 版本兼容性)
~CS_ADC J6[22] SPI:芯片选择 (CS) 或串行接口选择,对于 ADC 为低电平有效
SCLK_PHI J6[24] SPI:串行接口时钟 (SCLK)
CAPCLK_OUT J6[26] PHI 信号的输出路径,用于将捕获结果与来自 EVM 的任何延迟同步
CAPCLK_IN J6[28] PHI 信号的输入路径,用于将捕获结果与来自 EVM 的任何延迟同步
~DRDY J6[30] SPI:ADS1285 的数据就绪信号;低电平有效 DRDY
ADC_CLK(输入) J6[32] 用于感测 CLK 的 PHI 输入
ADC_CLK(输出) J6[34] PHI 的可能输出,用于提供 CLK(在 ADS1285EVM-PDK 上不受支持)
DOUT J6[38] SPI:ADS1285 的串行数据输出或 PICO
~RST/PWDN_DAC J6[46] DAC1282 的复位或断电输入引脚
SYNC_DAC J6[48] DAC1282 的同步输入引脚
WP J6[49] EEPROM 的写保护
DVDD J6[50] EVM 数字部分的电源
SW/TD_DAC J6[52] DAC1282 的开关控制输入或位流输入引脚
~CS_DAC J6[54] SPI:DAC1282 的串行端口芯片选择 (CS)
SDA J6[56] 用于识别 EVM 的 EEPROM 的 I2 串行数据
SCL J6[58] 用于识别 EVM 的 EEPROM 的 I2 串行时钟
ID_PWR J6[59] 用于识别 EVM 的 EEPROM 的电源
GND J6[60] 接地