ZHCSUN6A April   2025  – August 2025 TPS7H3024-SP

PRODMIX  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较表
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 时序要求
    7. 6.7 质量合格检验
    8. 6.8 典型特性
  8. 参数测量信息
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 输入电压 (IN),VLDO 和 REFCAP
        1. 8.3.1.1 欠压锁定 (VPOR_IN < VIN < UVLO)
        2. 8.3.1.2 上电复位 (VIN < VPOR_IN)
      2. 8.3.2 SR_UVLO
      3. 8.3.3 SENSEx 输入
        1. 8.3.3.1 VTH_SENSEX 和 VOUTx_RISE
        2. 8.3.3.2 IHYS_SENSEx 和 VOUTx_FALL
        3. 8.3.3.3 输入到输出时序图
        4. 8.3.3.4 顶部和底部电阻分压器设计公式
      4. 8.3.4 模式
      5. 8.3.5 输出级(RESETx、PWRGD、WDO、PULL_UP1 和 PULL_UP2)
        1. 8.3.5.1 推挽输出
      6. 8.3.6 WDI
      7. 8.3.7 用户可编程 TIMERS
        1. 8.3.7.1 DLY_TMR
        2. 8.3.7.2 WD_TMR
    4. 8.4 器件功能模式
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 窗口电压监控
        1. 9.2.1.1 设计要求
        2. 9.2.1.2 详细设计过程
          1. 9.2.1.2.1 输入电源和去耦电容器
          2. 9.2.1.2.2 SR_UVLO 阈值
          3. 9.2.1.2.3 SENSEx 阈值
        3. 9.2.1.3 应用曲线
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息
SR_UVLO 阈值

在此应用中,SR_UVLO 引脚用于监控 12V 的输入电压电源,并在达到所需电压时启用器件。

当电源轨电压大于 10.26V(典型值为标称电压的 85.5%)时,将启用 IC。由于 SR_UVLO 上的迟滞电压由内部控制,因此不控制下降电压。但计算得出的电压为 8.55V(典型值为标称电压的 71.2%)。由于 TPS7H3024 的内部时间常数 (tStart_up_delay) 为 2.8ms(最大值),因此在 SR_UVLO 引脚上添加了一个 3.3μF 的延迟电容。添加该电容器是为了在 VIN 上升时在 SR_UVLO 引脚中引入延迟。该电容增加了启动序列的第二个条件,如果 VIN ≥ 10.26V(典型值)持续至少 2.8ms,则启用 IC。

在 SR_UVLO 中固定电阻分压器的上电阻,我们可以根据设计要求计算下电阻。上电阻固定为 10kΩ。使用方程式 1 中的公式,下电阻计算如下:

方程式 26. V B O T T O M _ S R _ U V L O _______ =   10 k   × 0.599 V 10.26 V - 0.599 V = 620

既然已计算出基准电阻,我们就可以选择实际(或真实)电阻。在这种情况下,使用容差为 0.1% 的电阻来选择最接近的值(在此特定情况下,基准电阻和实际电阻相同)

  • RBOTTOM_SR_UVLO = 620Ω

使用实际的电阻值,我们可以分别反向计算出启用和禁用监控器的上升电压和下降电压。如下使用方程式 3方程式 4

方程式 27. V IN _ UVLO_RISING_NOMINAL   ( V ) = 1   +   10   k 620     ×   0.599   V     10.26   V  
方程式 28. V IN _ UVLO_FALLING_NOMINAL   ( V ) = 1   +   10   k 620     ×   0.496   V     8.50   V  

使用方程式 7方程式 8方程式 6 计算延迟电容如下:

方程式 29. R T H   ( ) = 10   k × 620   10   k + 620     =   583.80  
方程式 30. V T H   ( ) = 620   10   k + 620   ×   12   V   =   0.70   V
方程式 31. C D E L A Y   ( F ) 0.0028   s 582.8     × l n - 0.7   V 0.599   V - 0.7   V   =   2.48   µ F

将延迟电容器选择为 3.3μF。