ZHCSRB8F July   2003  – June 2025 SN74AHC245-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  电气特性
    6. 5.6  开关特性,VCC = 3.3V ± 0.3V
    7. 5.7  开关特性,VCC = 5V ± 0.5V
    8. 5.8  噪声特性
    9. 5.9  工作特性
    10. 5.10 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 标准 CMOS 输入
      2. 7.3.2 平衡 CMOS 三态输出
      3. 7.3.3 可润湿侧翼
      4. 7.3.4 钳位二极管结构
    4. 7.4 器件功能模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
        1. 8.2.1.1 电源注意事项
        2. 8.2.1.2 输入注意事项
        3. 8.2.1.3 输出注意事项
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 接收文档更新通知
    2. 9.2 支持资源
    3. 9.3 商标
    4. 9.4 静电放电警告
    5. 9.5 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

说明

SN74AHC245-Q1 八路总线收发器专为数据总线之间的异步双向通信而设计。控制功能的实施可更大限度地降低外部时序要求。根据方向控制 (DIR) 输入上的逻辑电平,此器件将数据从 A 总线发送至 B 总线,或者将数据从 B 总线发送至 A 总线。输出使能 (OE) 输入可用于禁用器件,这样可有效隔离总线。

为了确保加电或断电期间的高阻抗状态,OE应通过一个上拉电阻器被连接至 VCC;该电阻器的最小值由驱动器的电流吸收能力来决定。

封装信息
器件型号封装(1)封装尺寸(2)本体尺寸(3)
SN74AHC245-Q1PW(TSSOP,20)6.5mm × 6.4mm6.5mm × 4.4mm
RKS(VQFN,20)4.5mm × 2.5mm4.5mm × 2.5mm
DGS(VSSOP,20)5.1mm × 4.9mm5.1mm × 3mm
如需了解更多信息,请参阅机械、封装和可订购信息
封装尺寸(长 × 宽)为标称值,并包括引脚(如适用)。
封装尺寸(长 × 宽)为标称值,不包括引脚。
SN74AHC245-Q1 简化版原理图简化版原理图