ZHCSPL5C March 2022 – May 2024 UCC27624-Q1
PRODUCTION DATA
UCC27624-Q1 器件的输入引脚基于与 TTL 兼容的输入阈值逻辑,该逻辑与 VDD 电源电压无关。在 2V 的高电平阈值和 1V 的低电平阈值下,可以使用从 3.3V 和 5V 数字电源控制器器件获取的 PWM 控制信号方便地驱动逻辑电平阈值。与传统的 TTL 逻辑实现(其中的迟滞通常小于 0.5V)相比,更宽的迟滞(通常为 1V)可提供增强的噪声抗扰度。UCC27624-Q1 器件还能够对输入引脚阈值电压电平进行严格的控制,从而简化系统设计注意事项,并确保在整个温度范围内稳定运行(请参阅典型特性)。这些引脚上的极低输入电容可减小负载并提高开关速度。
UCC27624-Q1 器件具有一个重要的保护特性,能够在相应的输入引脚处于悬空状态时使通道的输出保持低电平。通过两个输入引脚(INA、INB)上的接地内部下拉电阻器来实现,如 功能方框图所示。
输入引脚可以处理宽范围的压摆率。在大多数电源应用中,栅极驱动器要么由数字控制器的输出驱动,要么由逻辑栅极驱动。因此,在大多数应用中,输入信号压摆率很快,这对于 UCC27624 系列器件而言不是问题。与输入端迟滞非常小的许多其他驱动器相比,UCC27624-Q1 提供的宽迟滞减少了抖动问题。如果主要目标是限制功率器件的上升或下降时间,那么强烈建议在驱动器的输出和开关功率器件的栅极之间添加一个外部栅极电阻器。该外部电阻可提供一个额外的优势,即降低栅极驱动器器件封装中与栅极电荷相关的部分功率耗散,并将其转移到外部电阻自身中。简而言之,部分功率会在栅极电阻器中耗散,而不是在栅极驱动器内部耗散。此外,UCC27624-Q1 的输入引脚能够处理 -10V 的电压,从而提高了有噪声(电气)应用中的系统稳健性。这还使驱动器能够直接连接到栅极驱动变压器的输出端,而无需使用整流二极管,从而节省布板空间和 BOM 成本。