ZHCSO77B June   2021  – April 2025 TAS5828M

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求
    7. 5.7 典型特性
      1. 5.7.1 采用 BD 调制的桥接负载 (BTL) 配置曲线
      2. 5.7.2 采用 1SPW 调制的桥接负载 (BTL) 配置曲线
      3. 5.7.3 采用 BD 调制的并行桥接负载 (PBTL) 配置
      4. 5.7.4 采用 1SPW 调制的并行桥接负载 (PBTL) 配置
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 电源
      2. 7.3.2 器件时钟
      3. 7.3.3 串行音频端口 – 时钟速率
      4. 7.3.4 时钟暂停自动恢复
      5. 7.3.5 采样率动态变化
      6. 7.3.6 串行音频端口 - 数据格式和位深度
      7. 7.3.7 数字音频处理
      8. 7.3.8 D 类音频放大器
        1. 7.3.8.1 扬声器放大器增益选择
        2. 7.3.8.2 D 类环路带宽和开关频率设置
    4. 7.4 器件功能模式
      1. 7.4.1 软件控制
      2. 7.4.2 扬声器放大器工作模式
        1. 7.4.2.1 BTL 模式
        2. 7.4.2.2 PBTL 模式
      3. 7.4.3 低 EMI 模式
        1. 7.4.3.1 展频
        2. 7.4.3.2 通道间相移
        3. 7.4.3.3 多器件 PWM 相位同步
          1. 7.4.3.3.1 启动阶段与 I2S 时钟的相位同步
          2. 7.4.3.3.2 通过 GPIO 实现相位同步
      4. 7.4.4 热折返
      5. 7.4.5 器件状态控制
      6. 7.4.6 器件调制
        1. 7.4.6.1 BD 调制
        2. 7.4.6.2 1SPW 调制
        3. 7.4.6.3 混合调制
    5. 7.5 编程和控制
      1. 7.5.1 I2C 串行通信总线
      2. 7.5.2 硬件控制模式
      3. 7.5.3 I2C 目标地址
        1. 7.5.3.1 随机写入
        2. 7.5.3.2 顺序写入
        3. 7.5.3.3 随机读取
        4. 7.5.3.4 顺序读取
        5. 7.5.3.5 DSP 存储器 Book、Page 和 BQ 更新
        6. 7.5.3.6 校验和
          1. 7.5.3.6.1 循环冗余校验 (CRC) 校验和
          2. 7.5.3.6.2 异或 (XOR) 校验和
      4. 7.5.4 通过软件进行控制
        1. 7.5.4.1 启动过程
        2. 7.5.4.2 关断过程
      5. 7.5.5 保护和监控
        1. 7.5.5.1 过流限制(逐周期)
        2. 7.5.5.2 过流关断 (OCSD)
        3. 7.5.5.3 直流检测误差
        4. 7.5.5.4 过热关断 (OTSD)
        5. 7.5.5.5 PVDD 过压和欠压误差
        6. 7.5.5.6 PVDD 压降检测
        7. 7.5.5.7 时钟故障
  9. 寄存器映射
    1. 8.1 CONTROL PORT 寄存器
  10. 应用和实施
    1. 9.1 应用信息
      1. 9.1.1 电感器选型
      2. 9.1.2 自举电容器
      3. 9.1.3 电源去耦
      4. 9.1.4 输出 EMI 滤波
    2. 9.2 典型应用
      1. 9.2.1 2.0(立体声 BTL)系统
      2. 9.2.2 设计要求
      3. 9.2.3 详细设计过程
        1. 9.2.3.1 第一步:硬件完整性
        2. 9.2.3.2 第二步:硬件完整性
        3. 9.2.3.3 第三步:软件集成
      4. 9.2.4 单声道 (PBTL) 系统
      5. 9.2.5 高级 2.1 系统(两个 TAS5828M 器件)
    3. 9.3 电源相关建议
      1. 9.3.1 DVDD 电源
      2. 9.3.2 PVDD 电源
    4. 9.4 布局
      1. 9.4.1 布局指南
        1. 9.4.1.1 音频放大器通用指南
        2. 9.4.1.2 PVDD 网络中 PVDD 旁路电容布置的重要性
        3. 9.4.1.3 优化散热性能
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 器件支持
      1. 10.1.1 器件命名规则
      2. 10.1.2 开发支持
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

电气特性

自然通风室温 25°C,1SPW 模式,LC 滤波器=10uH+0.68uF,Fsw=384kHz,D 级带宽=80kHz,(除非另有说明)
参数 测试条件 最小值 典型值 最大值 单位
数字 I/O
|IIH| DVDD 基准数字输入引脚的
输入逻辑
高电流电平
VIN(DigIn) = VDVDD 10 uA
|IIL| DVDD 基准数字输入引脚的
输入逻辑
低电流电平
VIN(DigIn) = 0V -10 uA
VIH(Digin) DVDD 基准数字
输入的输入逻辑
高电平阈值
70% VDVDD
VIL(Digin) DVDD 基准数字
输入的输入逻辑
低电平阈值
30% VDVDD
VOH(Digin) 输出逻辑高电压
电平
IOH = 4mA 80% VDVDD
VOL(Digin) 输出逻辑低电压电平 IOH = -4mA 20% VDVDD
I2C 控制端口
CL(I2C) 每条 I2C 线路
允许的负载电容
400 pF
fSCL(fast) 支持 SCL 频率 无等待状态,快速模式 400 kHz
fSCL(slow) 支持 SCL 频率 无等待状态,慢速模式 100 kHz
串行音频端口
tDLY 所需的 LRCLK/FS 至 SCLK
上升沿延迟
5 ns
DSCLK 允许的 SCLK 占空比 40% 60%
fS 支持的输入采样速率 32 192 kHz
fSCLK 支持的 SCLK 频率 32 64 fS
fSCLK SCL 频率 24.576 MHz
放大器工作模式和直流参数
ICC DVDD 的
静态电源电流
PDN = 2V,DVDD = 3.3V,播放模式,
完整 DSP 运行时的通用音频处理流程
23 mA
ICC DVDD 的
静态电源电流
PDN = 2V,DVDD = 3.3V,睡眠模式 1 mA
ICC DVDD 的
静态电源电流
PDN = 2V,DVDD = 3.3V,深度睡眠模式 1 mA
ICC DVDD 的
静态电源电流
PDN = 0.8V,DVDD = 3.3V,关断模式 16 uA
ICC PVDD 的
静态电源电流
PDN = 2V,PVDD = 18V,无负载,LC 滤波器 =
10μH + 0.68μF,FSW = 384kHz,1SPW 调制,播放模式
39 mA
ICC PVDD 的
静态电源电流
PDN = 2V,PVDD = 18V,无负载,LC 滤波器 =
10μH + 0.68μF,FSW = 384kHz,输出高阻态模式
11 mA
ICC PVDD 的
静态电源电流
PDN = 2V,PVDD = 18V,无负载,LC 滤波器 =
10μH + 0.68μF,FSW = 384kHz,睡眠模式
7.5 mA
ICC PVDD 的
静态电源电流
PDN = 2V,PVDD = 18V,无负载,LC 滤波器 =
10μH + 0.68μF,FSW = 384kHz,深度睡眠模式
10 uA
ICC PVDD 的
静态电源电流
PDN = 2V,PVDD = 18V,无负载,LC 滤波器 =
10μH + 0.68μF,FSW = 384kHz,关断模式
10 uA
AV(SPK_AMP) 可编程增益 值表示
“峰值电压”,忽略因 PVDD 较低而导致的削波
在 0dB 输入 (1FS) 时测得
13.75 29.4 dBV
ΔAV(SPK_AMP) 放大器增益误差 增益 = 26.4dBV 0.5 dB
fSPK_AMP 扬声器放大器的
开关频率。 
软件模式 384 kHz
480 kHz
768 kHz
硬件模式 480 kHz
768 kHz
RDS(on) 各个输出的漏源
导通电阻
MOSFET
FET + 金属化。VPVDD=24V,I(OUT)=500mA,
TJ=25℃
90
保护
OCETHRES 过流误差阈值
(扬声器电流)
扬声器输出电流(后置 LC 滤波器),扬声器
电流,LC 滤波器=10uH+0.68uF,BTL 模式
7.5 8 8.5 A
UVETHRES(PVDD) PVDD 欠压误差
阈值
3.7 4 4.2 V
OVETHRES(PVDD) PVDD 过压误差
阈值
27 28.1 29.2 V
DCETHRES 输出直流误差保护
阈值
D 级放大器的输出直流电压交叉
扬声器负载,用于触发输出直流故障保护
1.7 V
TDCDET 输出直流检测时间 D 级放大器的输出保持在或高于
DCETHRES
570 ms
OTETHRES 过热误差
阈值
165
OTEHystersis 过热误差
迟滞
10
OTWTHRES 过热警告
电平
由寄存器 0x73 的位 0 读取 112 °C
OTWTHRES 过热警告
电平
由寄存器 0x73 的位 1 读取 122 °C
OTWTHRES 过热警告
电平
由寄存器 0x73 的位 2 读取 134 °C
OTWTHRES 过热警告
电平
由寄存器 0x73 的位 3 读取 146 °C
音频性能(立体声 BTL)
|VOS| 放大器偏移电压 使用零输入数据以差动方式进行测量,
使用 29.4dBV模拟增益配置的
可编程增益,VPVDD 范围:12V~24V
-5 5 mV
PO(SPK) 输出功率(每通道) VPVDD = 18V,LC 滤波器 = 10uH + 0.68uF,RSPK = 4Ω,f = 1KHz,THD+N =
10%
43 W
VPVDD = 18V,LC 滤波器 = 10uH + 0.68uF,RSPK = 4Ω,f = 1KHz,THD+N =
1%
35 W
VPVDD = 18V,LC 滤波器 = 10uH + 0.68uF,RSPK = 6Ω,f = 1KHz,THD+N =
10%
31 W
VPVDD = 18V,LC 滤波器 = 10uH + 0.68uF,RSPK = 6Ω,f = 1KHz,THD+N =
1%
25 W
VPVDD = 21 V,LC 滤波器 = 10uH + 0.68uF,RSPK = 4Ω,f = 1KHz,THD+N =
10%
55 W
VPVDD = 21 V,LC 滤波器 = 10uH + 0.68uF,RSPK = 4Ω,f = 1KHz,THD+N =
1%
44 W
VPVDD = 24V,LC 滤波器 = 10uH + 0.68uF,RSPK = 6Ω,f = 1KHz,THD+N =
10%
54 W
VPVDD = 24V,LC 滤波器 = 10uH + 0.68uF,RSPK = 6Ω,f = 1KHz,THD+N =
1%
43 W
THD+NSPK 总谐波失真和
噪声
(PO = 1W,f = 1KHz)
VPVDD = 18V,LC 滤波器 = 10uH + 0.68uF,负载= 4Ω 0.08 %
VPVDD = 24V,LC 滤波器 = 10uH + 0.68uF,负载= 6Ω 0.06 %
ICN(SPK) 空闲声道噪声(权重,
AES17)
VPVDD = 18V,LC 滤波器 = 10uH + 0.68uF,负载 = 4Ω,Fsw = 768kHz,BD 调制 40 µVrms
VPVDD = 18V,LC 滤波器 = 10uH + 0.68uF,负载 = 4Ω,Fsw=384kHz,1SPW 调制 35 µVrms
VPVDD = 24V,LC 滤波器 = 10uH + 0.68uF,负载 = 6Ω,Fsw = 768kHz,BD 调制 35 µVrms
VPVDD = 24V,LC 滤波器 = 10uH + 0.68uF,负载 = 6Ω,Fsw=384kHz,1SPW 调制 35 µVrms
DR 动态范围 A 加权,-60dBFS 方法。VPVDD = 24V,负载 = 6Ω
模拟增益 = 29.4dBV
111 dB
SNR 信噪比 A 加权,以 1% THD+N 输出
电平为基准,VPVDD = 24V,负载 = 6Ω
111 dB
A 加权,以 1% THD+N 输出
电平为基准,VPVDD = 18V,负载 = 4Ω
106 dB
PSRR 电源抑制比 注入噪声 = 1KHz,1Vrms,VPVDD = 24V,
输入音频信号 = 数字零
72 dB
X-talkSPK 串扰(左右声
道信号间耦合的
最差情况)
f = 1KHz,基于
Murata 的电感器 (DFEG7030D-4R7)
100 dB
音频性能(单声道 PBTL)
|VOS| 放大器偏移电压 使用零输入数据以差动方式进行测量,
使用 29.4dBV
模拟增益配置的可编程增益,VPVDD = 12V-24V 范围,1SPW 模式
-5 5 mV
PO(SPK) 输出功率 VPVDD = 24V,RSPK = 3Ω,f = 1KHz,THD+N =
1%
84 W
VPVDD = 24V,RSPK = 3Ω,f = 1KHz,THD+N =
10%
104 W
VPVDD = 18V,RSPK = 2Ω,f = 1KHz,THD+N =
1%
67 W
VPVDD = 18V,RSPK = 2Ω,f = 1KHz,THD+N =
10%
80 W
THD+NSPK 总谐波失真和
噪声
(PO = 1W,f = 1KHz)
VPVDD = 18V,LC 滤波器 = 10uH + 0.68uF,RSPK = 2Ω 0.07 %
VPVDD = 24V,LC 滤波器 = 10uH + 0.68uF,RSPK = 3Ω 0.05 %
DR 动态范围 A 加权,-60dBFS 方法,VPVDD=24V,RSPK
= 3Ω。
111 dB
SNR 信噪比 A 加权,以 1% THD+N 输出
电平为基准,VPVDD=24V,RSPK = 3Ω
108 dB
A 加权,以 1% THD+N 输出
电平为基准,VPVDD=18V,RSPK = 2Ω
106 dB
PSRR 电源抑制比 注入噪声 = 1KHz,1Vrms,VPVDD = 18V,
输入音频信号 = 数字零
72 dB