ZHCSN15C June 2020 – December 2025 LMK05318B
PRODUCTION DATA
可以对 PRIREF 和 OUT7 之间的输出静态延迟进行编程,以将 1PPS 输入和 1PPS 输出之间的相位误差清零。用户可以写入 DPLL_REF_SYNC_PH_OFFSET[44:0] 寄存器,调整 DPLL 相位偏移。
相位偏移是一个带符号的二进制补码值,出厂默认设置为 0,可以偏移反馈时钟与 TDC 基准时钟的相位关系。相位调整适用于从 DPLLx 同步域派生的所有输出。相位偏移调整在一个方向上发生。要切换至负方向,请从输出时钟周期中减去所需的时间偏移,以获得新的相位偏移。
较大的相位偏移可能需要更长的时间才能使器件实现相锁,范围从几秒到几小时不等。锁定时间较长是由于 1PPS 输入所需的 DPLL 环路带宽较窄(0.01Hz 或 0.1Hz)。
计算相位偏移的公式为:
其中
如果相位偏移的值大于 244,请使用以下公式应用负相位偏移。