与之前的同类产品相比,UCC28064A 交错式 PFC 控制器具有更高的功率额定值。该器件采用了 Natural Interleaving™ 技术。两个通道均作为主通道运行(即没有从通道),而且这两个通道同步至同一频率。这种方法可以实现更快的响应、出色的相间导通时间匹配以及每个通道的转换模式。该器件具有突发模式功能,可获得较高的轻负载效率。由于具有突发模式,因此在轻负载运行期间无需关闭 PFC 即可实现待机功率目标。而且,由于具有该模式,在与 UCC25630x LLC 控制器和 UCC24624 同步整流器控制器配对使用时,该器件无需使用辅助反激式转换器。
器件型号 | 封装 | 封装尺寸(标称值) |
---|---|---|
UCC28064A | SOIC (16) | 9.90mm x 3.91mm |
扩展的系统级保护 特性 包括输入欠压和压降恢复、输出过压、开环、过载、软启动、相位故障检测以及热关断保护。附加的失效防护过压保护 (OVP) 特性可防止到一个中间电压的短路,如果没有检测到此短路的话,有可能导致非常严重的器件故障。该器件具有高级非线性增益,可针对线路和负载瞬态事件提供快速而平滑的响应。特殊的线路压降处理可避免严重的电流中断。在突发模式期间,不发生切换时偏置电流会大幅降低,从而提高了待机性能。
PIN | I/O | DESCRIPTION | |
---|---|---|---|
NAME | NO. | ||
AGND | 6 | - | Analog ground |
BRST | 9 | I | Burst mode threshold input |
COMP | 5 | O | Error amplifier output |
CS | 10 | I | Current sense input |
GDA | 14 | O | Phase A gate driver output |
GDB | 11 | O | Phase B gate driver output |
HVSEN | 8 | I | High voltage output sense |
PGND | 13 | - | Power ground |
PHB | 4 | I | Phase B enable disable threshold input |
TSET | 3 | I | Timing set |
VCC | 12 | - | Bias supply input |
VINAC | 7 | I | Input AC voltage sense |
VSENSE | 2 | I | Error amplifier input |
VREF | 15 | O | Voltage reference output |
ZCDA | 16 | I | Phase A zero current detection input |
ZCDB | 1 | I | Phase B zero current detection input |