ZHCSC43B January   2014  – April 2015 TAS2552

PRODUCTION DATA.  

  1. 特性
  2. 应用范围
  3. 说明
  4. 修订历史记录
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 Handling Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Timing Requirements/Timing Diagrams
    7. 6.7 Typical Characteristics
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1  General I2C Operation
      2. 7.3.2  Single-Byte and Multiple-Byte Transfers
      3. 7.3.3  Single-Byte Write
      4. 7.3.4  Multiple-Byte Write and Incremental Multiple-Byte Write
      5. 7.3.5  Single-Byte Read
      6. 7.3.6  Multiple-Byte Read
      7. 7.3.7  PLL
      8. 7.3.8  Gain Settings
      9. 7.3.9  Class-D Edge Rate Control
      10. 7.3.10 Battery Tracking AGC
      11. 7.3.11 Configurable Boost Current Limit (ILIM)
    4. 7.4 Device Functional Modes
      1. 7.4.1 Audio Digital I/O Interface
        1. 7.4.1.1 Right-Justified Mode
        2. 7.4.1.2 Left-Justified Mode
        3. 7.4.1.3 I2S Mode
        4. 7.4.1.4 Audio Data Serial Interface Timing (I2S, Left-Justified, Right-Justified Modes)
        5. 7.4.1.5 DSP Mode
        6. 7.4.1.6 DSP Timing
      2. 7.4.2 TDM Mode
      3. 7.4.3 PDM Mode
        1. 7.4.3.1 DOUT Timing - PDM Output Mode
    5. 7.5 Register Map
      1. 7.5.1  Register Map Summary
      2. 7.5.2  Register 0x00: Device Status Register
      3. 7.5.3  Register 0x01: Configuration Register 1
      4. 7.5.4  Register 0x02: Configuration Register 2
      5. 7.5.5  Register 0x03: Configuration Register 3
      6. 7.5.6  Register 0x04: DOUT Tristate Mode
      7. 7.5.7  Register 0x05: Serial Interface Control Register 1
      8. 7.5.8  Register 0x06: Serial Interface Control Register 2
      9. 7.5.9  Register 0x07: Output Data Register
      10. 7.5.10 Register 0x08: PLL Control Register 1
      11. 7.5.11 Register 0x09: PLL Control Register 2
      12. 7.5.12 Register 0x0A: PLL Control Register 3
      13. 7.5.13 Register 0x0B: Battery Tracking Inflection Point Register
      14. 7.5.14 Register 0x0C: Battery Tracking Slope Control Register
      15. 7.5.15 Register 0x0D: Reserved Register
      16. 7.5.16 Register 0x0E: Battery Tracking Limiter Attack Rate and Hysteresis Time
      17. 7.5.17 Register 0x0F: Battery Tracking Limiter Release Rate
      18. 7.5.18 Register 0x10: Battery Tracking Limiter Integration Count Control
      19. 7.5.19 Register 0x11: PDM Configuration Register
      20. 7.5.20 Register 0x12: PGA Gain Register
      21. 7.5.21 Register 0x13: Class-D Edge Rate Control Register
      22. 7.5.22 Register 0x14: Boost Auto-Pass Through Control Register
      23. 7.5.23 Register 0x15: Reserved Register
      24. 7.5.24 Register 0x16: Version Number
      25. 7.5.25 Register 0x17: Reserved Register
      26. 7.5.26 Register 0x18: Reserved Register
      27. 7.5.27 Register 0x19: VBAT Data Register
  8. Applications and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Applications
      1. 8.2.1 Typical Application - Digital Audio Input
        1. 8.2.1.1 Design Requirements
        2. 8.2.1.2 Detailed Design Procedure
          1. 8.2.1.2.1 Audio Input/Output
          2. 8.2.1.2.2 Mono/Stereo Configuration
          3. 8.2.1.2.3 Boost Converter Passive Devices
          4. 8.2.1.2.4 EMI Passive Devices
          5. 8.2.1.2.5 Miscellaneous Passive Devices
        3. 8.2.1.3 Application Performance Plots
      2. 8.2.2 Typical Application - Analog Audio Input
        1. 8.2.2.1 Design Requirements
        2. 8.2.2.2 Detailed Design Procedure
          1. 8.2.2.2.1 Audio Input/Output
        3. 8.2.2.3 Application Performance Plots
      3. 8.2.3 Typical Application - Maximum Output Power, Analog Audio Input
        1. 8.2.3.1 Design Requirements
        2. 8.2.3.2 Detailed Design Procedure
        3. 8.2.3.3 Application Performance Plots
    3. 8.3 Initialization
  9. Power Supply Recommendations
    1. 9.1 Power Supplies
    2. 9.2 Power Supply Sequencing
    3. 9.3 Boost Supply Details
  10. 10Layout
    1. 10.1 Layout Guidelines
    2. 10.2 Layout Example
    3. 10.3 Package Dimensions
  11. 11器件和文档支持
    1. 11.1 商标
    2. 11.2 静电放电警告
    3. 11.3 术语表
  12. 12机械、封装和可订购信息

1 特性

  • 模拟或数字输入单声道升压 D 类放大器
  • 为 8Ω 负载提供 4.0 W 功率,供电方式为 4.2 V 电源(1% 总谐波失真 (THD) + N)
  • 额定功率下,效率达到 85%
  • I2S,左侧对齐,右侧对齐,数字信号处理器 (DSP),脉冲密度调制 (PDM),以及时分复用 (TDM) 输入和输出接口
  • 输入采样速率从 8kHz 至 192kHz
  • 高效 G 类升压转换器
    • 自动调节 D 类电源
  • 内置扬声器感测
    • 测量扬声器电流和电压
    • 测量 VBAT 和 VBOOST 电压
  • 内置自动增益控制 (AGC)
    • 限制电池流耗
  • 可调 D 类开关边缘速率控制
  • 电源
    • 升压输入:3.0V 至 5.5V
    • 模拟:1.65V 至 1.95V
    • 数字 I/O:1.5V 至 3.6V
  • 过热和短路保护
  • 用于寄存器控制的 I2C 接口
  • 使用两个 TAS2552 的立体声配置
    • I2C 地址选择端子 (ADDR)
  • 2.855mm x 2.575mm,0.4mm 焊球间距,30 焊球晶圆级芯片封装 (WCSP)

2 应用范围

  • 移动电话
  • 便携式导航设备 (PND)
  • 便携式音频底座
  • 平板电脑
  • 游戏设备

3 说明

TAS2552 是一款高效 D 类音频功率放大器,此放大器具有高级电池电流管理功能和集成 G 类升压转换器。 此器件持续测量负载上的电流和电压,并且提供此类信息的数字流。

G 类升压转换器生成 D 类放大器电源轨。 低 D 类输出功率期间,此升压转换器通过使 VBAT 无效并将其直接接至 D 类放大器电源来提升效率。 当需要高功率音频时,升压转换器快速激活,以提供比直接接至电池的单独放大器高很多的音频。

AGC 自动调节 D 类增益,以减少充电结束电压上的电池电流,从而防止输出削波、失真和早期系统关断。 通过 I2C 调节固定增益。 增益范围介于 -7dB 至 +24dB 之间(步长 1dB)。

除了差分单声道模拟输入,TAS2552 具有使用数字输入的内置 16 位数模 (D/A) 转换器。 将 D/A 转换器从数字主机处理器移至集成放大器的工艺能够以更低的系统成本提供更佳的动态性能。 此外,由于印刷电路板 (PCB) 传输的是数字信号而非模拟信号,所以系统级上对于外部干扰(例如 GSM 帧速率噪声)的敏感度被减少。

器件信息

订货编号 封装 封装尺寸
TAS2552YFF WCSP (30) 2.855mm x 2.575mm
TAS2552 Func_Block_Diagram_2_las898.gif

4 修订历史记录

Changes from A Revision (February 2014) to B Revision

  • Added clarification on EN Pin Function and ConfigurationGo
  • Changed VBAT MAX = 2.45 V. Added footnote to avoid VBAT reset.Go
  • Added ​clarification on wait time regarding DEV_RESET RegisterGo
  • Added clarification on VBAT reset range for normal operation mode.Go

Changes from * Revision (January 2014) to A Revision

  • Changed 数据表状态,从产品预览改为量产数据Go