ZHCAD93A December   2020  – October 2023 BQ79600-Q1 , BQ79612-Q1 , BQ79614-Q1 , BQ79616-Q1 , BQ79652-Q1 , BQ79654-Q1 , BQ79656-Q1

 

  1.   1
  2.   摘要
  3.   商标
  4. NPN LDO 电源
  5. AVDD、CVDD 输出以及 DVDD、NEG5、REFHP 和 REFHM
    1. 2.1 基底器件
    2. 2.2 设计汇总
  6. OTP 编程
  7. 电芯电压检测 (VCn) 和电芯均衡 (CBn)
    1. 4.1 电芯电压检测 (VCn)
    2. 4.2 电芯均衡 (CBn)
      1. 4.2.1 非相邻电芯均衡
      2. 4.2.2 相邻电芯均衡
      3. 4.2.3 采用外部 FET 的电芯均衡
    3. 4.3 使用少于 16 个电芯
      1. 4.3.1 设计汇总
  8. 汇流条支持
    1. 5.1 BBP/BBN 上的汇流条
    2. 5.2 典型连接
      1. 5.2.1 电芯均衡处理
    3. 5.3 单独的 VC 通道上的汇流条
    4. 5.4 多汇流条连接
      1. 5.4.1 两个汇流条连接到一个器件
      2. 5.4.2 三个汇流条连接到一个器件
      3. 5.4.3 电芯均衡处理
  9. TSREF
  10. 通用输入/输出 (GPIO) 配置
    1. 7.1 比例式温度测量
    2. 7.2 SPI 模式
      1. 7.2.1 通过 SPI 从器件支持 8 个 NTC 热敏电阻
      2. 7.2.2 设计汇总
  11. 基底器件和桥接器件配置
    1. 8.1 电源模式 ping 和音调
      1. 8.1.1 电源模式 ping
      2. 8.1.2 电源模式音调
      3. 8.1.3 ping 和音调传播
    2. 8.2 UART 物理层
      1. 8.2.1 设计注意事项
  12. 菊花链堆叠配置
    1. 9.1 通信线路隔离
      1. 9.1.1 仅电容器隔离
      2. 9.1.2 电容器和扼流圈隔离
      3. 9.1.3 变压器隔离
      4. 9.1.4 设计汇总
    2. 9.2 环形通信
    3. 9.3 重新计时
      1. 9.3.1 设计汇总
  13. 10多点配置
  14. 11主 ADC 数字 LPF
  15. 12AUX 抗混叠滤波器 (AAF)
  16. 13布局指南
    1. 13.1 接地平面
    2. 13.2 电源和基准的旁路电容器
    3. 13.3 电芯电压检测
    4. 13.4 菊花链通信
  17. 14BCI 性能
  18. 15共模噪声和差模噪声
    1. 15.1 设计注意事项
  19. 16修订历史记录

UART 物理层

该器件可以在多点配置 (DEV_CONF[MULTIDROP_EN] = 1) 等配置中作为独立器件运行,也可以在菊花链配置 (DEV_CONF[MULTIDROP_EN] = 0) 中作为基底/栈器件运行。在多点配置中,禁用菊花链通信,主机仅通过 UART 接口与单个器件通信。本章将介绍 UART 接口配置,重点介绍菊花链通信。

UART 通过 TX 引脚发送数据,通过 RX 引脚接收数据。空闲时,TX 和 RX 引脚为高电平。UART 接口要求 RX 通过基底器件上的 100kΩ 电阻器上拉至 CVDD。RX 应在 BQ79616 侧上拉。请勿断开 RX 的连接。对于堆栈器件,确保 RX 直接连接到 CVDD。

在栈器件中禁用 TX,但必须通过基底器件上主机侧的 100kΩ 电阻器拉高,以防止在未连接通信电缆时或在断电或 SHUTDOWN 状态期间(此时 TX 具有高阻抗)触发无效的通信帧。在 ACTIVE 或 SLEEP 模式下,无论启用还是禁用,TX 始终在内部拉至 CVDD。如果未在堆栈器件中使用,请将 TX 保持未连接状态。NFAULT 是一个低电平有效故障指示器,如果发生故障,它会拉至低电平,从而向主机发出信号,指明发生故障。因此,NFAULT 引脚应有一个连接到 CVDD 的 100kΩ 上拉电阻器。如果器件是栈器件,则 NFAULT 可保持未连接状态。

有关使用数字隔离器进行基底器件通信的信息,请参阅表 8-1

表 8-1 UART 物理层检查清单
列表 引脚 基底器件 堆叠器件 栈顶器件
1 RX 100kΩ 上拉至 CVDD,51pF 至 GND CVDD CVDD
2 TX 主机侧的 100kΩ 上拉 浮点 浮点
3 COMML+ 栈顶的 COMMH+ 下部器件的 COMMH+ 下部器件的 COMMH+
4 COMML– 栈顶的 COMMH+ 下部器件的 COMMH– 下部器件的 COMMH–
5 COMMH+ 上部器件的 COMML+ 上部器件的 COMML+ 基底器件的 COMML+
6 COMMH– 上部器件的 COMML- 上部器件的 COMML- 基底器件的 COMML-
7 NFAULT 100kΩ 上拉至 CVDD 浮点 浮点