ZHCAAN8E september   2022  – may 2023 AM68 , AM68A , AM69 , AM69A , DRA829J , DRA829J-Q1 , DRA829V , DRA829V-Q1 , TDA4VM , TDA4VM-Q1

 

  1.   1
  2.   Jacinto 7 LPDDR4 电路板设计和布局指南
  3.   商标
  4. 1概述
    1. 1.1 支持的电路板设计
    2. 1.2 通用电路板布局指南
    3. 1.3 PCB 堆叠
    4. 1.4 旁路电容器
      1. 1.4.1 大容量旁路电容器
      2. 1.4.2 高速旁路电容器
    5. 1.5 速度补偿
  5. 2LPDDR4 电路板设计和布局指南
    1. 2.1  LPDDR4 简介
    2. 2.2  受支持的 LPDDR4 器件的实现
    3. 2.3  LPDDR4 接口原理图
    4. 2.4  兼容的 JEDEC LPDDR4 器件
    5. 2.5  放置
    6. 2.6  LPDDR4 禁止区域
    7. 2.7  网类别
    8. 2.8  LPDDR4 信号端接
    9. 2.9  LPDDR4 VREF 布线
    10. 2.10 LPDDR4 VTT
    11. 2.11 CK 和 ADDR_CTRL 拓扑
    12. 2.12 数据组拓扑
    13. 2.13 CK 和 ADDR_CTRL 布线规格
    14. 2.14 数据组布线规格
    15. 2.15 通道、字节和位交换
  6. 3LPDDR4 电路板设计仿真
    1. 3.1 电路板模型提取
    2. 3.2 电路板模型验证
    3. 3.3 S 参数检查
    4. 3.4 时域反射法 (TDR) 分析
    5. 3.5 仿真完整性分析
      1. 3.5.1 仿真设置
      2. 3.5.2 仿真参数
      3. 3.5.3 仿真目标
        1. 3.5.3.1 波形质量
        2. 3.5.3.2 眼图质量
        3. 3.5.3.3 延迟报告
        4. 3.5.3.4 模板报告
    6. 3.6 设计示例
      1. 3.6.1 堆叠
      2. 3.6.2 布线
      3. 3.6.3 模型验证
      4. 3.6.4 仿真结果
  7. 4修订历史记录

模板报告

将捕获与眼图模板相关的最小抖动和噪声容限。这些模板依赖于数据速率,包括:

  • 用于功能测试的 SOC 芯片垫上的数据读取眼图模板
  • DRAM 引脚/BGA 上用于合规性测试的数据写入眼图模板(JEDEC 规范)
  • DRAM 引脚/BGA 上用于合规性测试的 CA 总线眼图模板(JEDEC 规范)

仿真器应至少生成 2 组眼图:

  • Vref 设置为正方向 Vref_set_tol 字节偏移的最佳 Vref(JEDEC 规范中定义了 Vref_set_tol)
  • Vref 设置为负方向 Vref_set_tol 字节偏移的最佳 Vref

系统级裕度是上面列出的所有眼图测量中最坏情况下的噪声和抖动裕度(跨 SSHT 和 FFLT 角)。对于在 DRAM 器件上捕获的所有波形,应在 BGA 引脚和 DRAM 焊盘上计算裕度。

表 3-3 LPDDR4/4x 眼图模板定义/要求
参数模板形状LPDDR4-3200LPDDR4-3733LPDDR4-4266
CA 眼图模板 TclVW矩形 (1)0.3UI (1)(2)0.3UI (1)
CA 眼图模板 VclVW矩形 (1)155mV (1)(2)145mV (1)
写入眼图模板 TdlVW矩形 (1)0.25UI (1)(2)0.25UI (1)
写入眼图模板 VdlVW矩形 (1)140mV (1)(2)120mV (1)
读取眼图模板 TdlVW菱形0.61UI0.66UI0.7UI
读取眼图模板 VdlVW菱形140 mV120mV120mV
从 JEDEC 规范复制:低功耗双倍数据速率 4 (LPDDR4)。
相关详细信息,请联系 DRAM 供应商。

图 3-5图 3-7 显示了所捕获的波形中转换为眼图的眼图模板定义。

GUID-21B832B5-3E0A-4BB9-9EBB-11FD76EB6634-low.png图 3-5 具有菱形眼图模板的样例仿真 LPDDR4-4266 读取眼图
GUID-0934527E-CB10-46CF-8354-1003BE723532-low.png图 3-6 具有矩形 JEDEC 眼图模板的样例仿真 LPDDR4-4266 写入眼图
GUID-2A3193A8-1A33-4B23-9759-0BC618F768FD-low.png图 3-7 具有矩形 JEDEC 眼图模板的样例仿真 LPDDR4-4266 CA 眼图