ZHCSZ08A July   2025  – October 2025 UCC57142-Q1 , UCC57148-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 开关特性
    7. 5.7 时序图
    8. 5.8 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 输入级
      2. 6.3.2 使能/故障 (EN/FLT)
      3. 6.3.3 驱动器级
      4. 6.3.4 过流 (OC) 保护
      5. 6.3.5 热关断
    4. 6.4 器件功能模式
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 驱动 MOSFET/IGBT/SiC MOSFET
        1. 7.2.1.1 设计要求
        2. 7.2.1.2 详细设计过程
          1. 7.2.1.2.1 VDD 欠压锁定
          2. 7.2.1.2.2 功率耗散
        3. 7.2.1.3 应用曲线
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
      3. 7.4.3 散热注意事项
  9. 器件和文档支持
    1. 8.1 第三方产品免责声明
    2. 8.2 接收文档更新通知
    3. 8.3 支持资源
    4. 8.4 商标
    5. 8.5 静电放电警告
    6. 8.6 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • DBV|6
散热焊盘机械数据 (封装 | 引脚)
订购信息
VDD 欠压锁定

UCC57142-Q1 器件提供 12V 的欠压锁定阈值,UCC57148-Q1 器件提供 8V 的欠压锁定阈值。UVLO 迟滞范围有助于避免因偏置电源上存在噪声而导致任何抖动。预计典型 UVLO 迟滞为 1V。启动期间或电源电压超过上升阈值时,由于存在 UVLO 功能,预计导通延迟为 2μs。UVLO 关断延迟也被尽可能地减小,最大值为 3μs。UVLO 延迟旨在尽可能地减少因 VDD 上可能出现的超快瞬变而可能发生的抖动。当偏置电源低于 UVLO 阈值时,无论输入引脚的状态如何,输出都保持低电平有效。退出 UVLO 时,EN/FLT 由外部上拉电路充电。故障清除时间取决于 RFLTC 和 CFLTC 的时间常数。退出 UVLO 的时间超过故障清除时间和 UVLO 导通延迟后,OUT 将在 IN 的第一个上升沿后跟随 IN。

UCC57142-Q1 UCC57148-Q1 UVLO 时序图图 7-2 UVLO 时序图