ZHCS361C September   2011  – October 2017 TPS54623

PRODUCTION DATA.  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Typical Characteristics
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1  VIN and Power VIN Pins (VIN and PVIN)
      2. 7.3.2  Voltage Reference
      3. 7.3.3  Adjusting the Output Voltage
      4. 7.3.4  Safe Start-up into Pre-Biased Outputs
      5. 7.3.5  Error Amplifier
      6. 7.3.6  Slope Compensation
      7. 7.3.7  Enable and Adjusting Undervoltage Lockout
      8. 7.3.8  Slow Start (SS/TR)
      9. 7.3.9  Power Good (PWRGD)
      10. 7.3.10 Bootstrap Voltage (BOOT) and Low Dropout Operation
      11. 7.3.11 Sequencing (SS/TR)
      12. 7.3.12 Output Overvoltage Protection (OVP)
      13. 7.3.13 Overcurrent Protection
        1. 7.3.13.1 High-side MOSFET Overcurrent Protection
        2. 7.3.13.2 Low-side MOSFET Overcurrent Protection
      14. 7.3.14 Thermal Shutdown
      15. 7.3.15 Small Signal Model for Loop Response
      16. 7.3.16 Simple Small Signal Model for Peak Current Mode Control
      17. 7.3.17 Small Signal Model for Frequency Compensation
    4. 7.4 Device Functional Modes
      1. 7.4.1 Fixed Frequency PWM Control
      2. 7.4.2 Continuous Current Mode Operation (CCM)
      3. 7.4.3 Light Load Efficiency Operation
      4. 7.4.4 Adjustable Switching Frequency and Synchronization (RT/CLK)
        1. 7.4.4.1 Adjustable Switching Frequency (RT Mode)
        2. 7.4.4.2 Synchronization (CLK mode)
  8. Application and Implementation
    1. 8.1 Application Information
      1. 8.1.1 Fast Transient Considerations
    2. 8.2 Typical Application
      1. 8.2.1 Design Requirements
      2. 8.2.2 Detailed Design Procedure
        1. 8.2.2.1  Custom Design With WEBENCH® Tools
        2. 8.2.2.2  Operating Frequency
        3. 8.2.2.3  Output Inductor Selection
        4. 8.2.2.4  Output Capacitor Selection
        5. 8.2.2.5  Input Capacitor Selection
        6. 8.2.2.6  Slow Start Capacitor Selection
        7. 8.2.2.7  Bootstrap Capacitor Selection
        8. 8.2.2.8  Under Voltage Lockout Set Point
        9. 8.2.2.9  Output Voltage Feedback Resistor Selection
          1. 8.2.2.9.1 Minimum Output Voltage
        10. 8.2.2.10 Compensation Component Selection
      3. 8.2.3 Application Curves
  9. Power Supply Recommendations
  10. 10Layout
    1. 10.1 Layout Guidelines
      1. 10.1.1 Estimated Circuit Area
    2. 10.2 Layout Examples
  11. 11器件和文档支持
    1. 11.1 器件支持
      1. 11.1.1 Third-Party Products Disclaimer
      2. 11.1.2 开发支持
      3. 11.1.3 使用 WEBENCH® 工具创建定制设计
    2. 11.2 文档支持
      1. 11.2.1 相关文档
    3. 11.3 接收文档更新通知
    4. 11.4 社区资源
    5. 11.5 商标
    6. 11.6 静电放电警告
    7. 11.7 Glossary
  12. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

特性

  • 集成 26mΩ 和 19mΩ 金属氧化物半导体场效应晶体管 (MOSFET)
  • 分离电源轨:1.6V 至 17V (PVIN)
  • 开关频率:200kHz 至 1.6MHz
  • 跳脉冲模式提高轻载效率
  • 与外部时钟同步
  • 0.6V ±1% 电压基准过热保护
  • 关断时的静态电流低至 2µA
  • 单启动至预偏置输出
  • -40°C 至 150°C 工作结温范围
  • 可调慢启动和电源排序
  • 针对欠压及过压提供电源良好输出监控器
  • 可调节输入欠压锁定
  • 使用 TPS54623 并借助 WEBENCH® 电源设计器创建定制设计方案

应用

  • 高密度分布式电源系统
  • 高性能点的负载调整
  • 宽带、网络及光纤通信基础设施
  • 简化电路原理图

    TPS54623 sim_sch_fp_lvsb09.gif

说明

TPS54623 采用热增强型 VQFN 封装,是一款功能齐全的 17V 6A 同步降压转换器;该器件具有高效率且集成了高侧和低侧 MOSFET的特点,针对小型设计进行了优化。通过电流模式控制减少组件数量,并通过选择高开关频率缩小电感器尺寸来进一步节省空间。

输出电压启动斜坡由 SS/TR 引脚控制,该引脚既支持独立电源运行,又支持跟踪模式。此外,正确配置使能和开路电源正常引脚也可进行电源定序。

高侧 FET 的逐周期电流限制可在过载情况下保护器件,并通过低侧拉电流限制防止电流失控,增强限制效果。此外,还提供可关闭低侧 MOSFET 的低侧灌电流限制,防止反向电流过大。在过流情况持续时间超过预设时间时,将触发断续保护功能。当裸片温度超过热关断温度时,热断续保护功能将禁用该器件,并在内置热关断断续时间后重新启用该部件。TPS54623 可在较高负载条件下始终以持续电流模式 (CCM) 运行,并且能够在跳过脉冲时提升轻载效率。

器件信息(1)

器件型号 封装 封装尺寸(标称值)
TPS54623 VQFN (14) 3.50mm x 3.50mm
  1. 如需了解所有可用封装,请参阅产品说明书末尾的可订购产品附录。

效率与负载电流间的关系

TPS54623 fig_52_lvsb09.gif

修订历史记录

Changes from B Revision (January 2017) to C Revision

  • Added TI Design 顶部导航图标Go
  • Added 页面 1、应用和实施以及器件和文档支持部分中的 WEBENCH 链接Go
  • 细微编辑变更Go
  • Changed RθJA value from "47.2" to "40.1" Go
  • Changed RθJCtop value from "64.8" to "34.4" Go
  • RθJB value from "14.4" to "11.4" Go
  • Changed ψJB value from "14.7" to "11.4" Go
  • Changed RθJCbot value from "3.2" to "1.8" Go
  • Added new paragraph to end of Sequencing (SS/TR) Go

Changes from A Revision (March 2016) to B Revision

  • Changed Error amplifier dc gain test conditions, VSENSE from 0.8 V to 0.6 V Go
  • Changed the voltage reference (Vref) from 0.8 V to 0.6 V in Slow Start (SS/TR) description. Go
  • Changed "..internal voltage reference of 0.8 V. Above 0.8 V.." to "..internal voltage reference of 0.6 V. Above 0.6 V..." in Minimum Output Voltage description.Go

Changes from * Revision (September 2011) to A Revision

  • 增加了 ESD 额定值表、功能 说明部分、器件功能模式应用和实施部分、电源相关建议部分,布局部分、器件和文档支持部分以及机械、封装和可订购信息部分Go
  • Deleted Ordering Information tableGo