ZHCSJN6E may   2019  – april 2023 TLV9001-Q1 , TLV9002-Q1 , TLV9004-Q1

PRODMIX  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 修订历史记录
  6. 器件比较表
  7. 引脚配置和功能
  8. 规格
    1. 7.1 绝对最大额定值
    2. 7.2 ESD 等级
    3. 7.3 建议运行条件
    4. 7.4 单通道器件的热性能信息
    5. 7.5 双通道器件的热性能信息
    6. 7.6 四通道器件的热性能信息
    7. 7.7 电气特性
    8. 7.8 典型特性
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 工作电压
      2. 8.3.2 轨到轨输入
      3. 8.3.3 轨到轨输出
      4. 8.3.4 过载恢复
    4. 8.4 器件功能模式
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 TLV900x-Q1 低侧电流检测应用
        1. 9.2.1.1 设计要求
        2. 9.2.1.2 详细设计过程
        3. 9.2.1.3 应用曲线
      2. 9.2.2 单电源光电二极管放大器
        1. 9.2.2.1 设计要求
        2. 9.2.2.2 详细设计过程
        3. 9.2.2.3 应用曲线
    3. 9.3 电源相关建议
      1. 9.3.1 输入和 ESD 保护
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

布局指南

为了使器件具有最佳运行性能,请使用良好的印刷电路板 (PCB) 布局实践,包括:

  • 噪声可以通过电路板的电源连接传播到模拟电路中,并传播到运算放大器本身的电源引脚。旁路电容器用于通过提供低阻抗接地路径来降低耦合噪声。
    • 在每个电源引脚和接地端之间连接低 ESR 0.1µF 陶瓷旁路电容器,放置位置尽量靠近器件。从 V+ 到接地端的单个旁路电容器足以满足单电源应用的需求。
  • 将电路中模拟和数字部分单独接地是最简单和最有效的噪声抑制方法之一。多层 PCB 上的一层或多层通常专门用于作为接地平面。接地层有助于散热和降低电磁干扰 (EMI) 噪声拾取。请小心地对数字接地和模拟接地进行物理隔离,同时应注意接地电流。有关更多详细信息,请参阅电路板布局布线技巧
  • 为了减少寄生耦合,请让输入走线尽可能远离电源或输出走线。如果这些走线不能保持分开,则以 90 度角穿过敏感走线比平行于噪声走线来排布走线要好得多。
  • 外部元件的位置应尽量靠近器件,如图 9-8 中所示。使 RF 和 RG 接近反相输入可最大限度地减小寄生电容。
  • 尽可能缩短输入走线。切记,输入走线是电路中最敏感的部分。
  • 考虑在关键走线周围设定驱动型低阻抗保护环。这样可显著减少附近不同电势下的走线所产生的泄漏电流。
  • 为获得最佳性能,建议在组装 PCB 板后进行清洗。
  • 任何精密集成电路都可能因湿气渗入塑料封装中而出现性能变化。请遵循所有的 PCB 水清洁流程,建议将 PCB 组装烘干,以去除清洗时渗入器件封装中的湿气。大多数情形下,清洗后在 85°C 下低温烘干 30 分钟即可。