ZHCSYJ8E January 2005 – July 2025 TLV341 , TLV341A , TLV342 , TLV342S
PRODUCTION DATA
图 4-1 TLV341 DBV 或 DCK 封装,6 引脚 SOT-23 或 SC70(顶视图)
图 4-2 TLV341 DRL 封装,6 引脚 SOT(顶视图)| 引脚 | I/O | 说明 | ||
|---|---|---|---|---|
| 名称 | SOT-23、SC70 | SOT | ||
| 1IN+ | 1 | 2 | I | 通道 1 上的同相输入 |
| 1IN– | 3 | 3 | I | 通道 1 上的反相输入 |
| 1OUT | 4 | 4 | O | 通道 1 的输出 |
| GND | 2 | 1 | — | 接地 |
| SHDN | 5 | 5 | I | 关断低电平有效 |
| V+ | 6 | 6 | — | 正电源 |
图 4-3 TLV342 D 或 DGK 封装;10 引脚 SOIC 或 VSSOP(顶视图)
图 4-4 TLV342 RUG 封装,10 引脚 X2QFN(顶视图)| 引脚 | I/O | 说明 | ||
|---|---|---|---|---|
| 名称 | SOIC、VSSOP | X2QFN | ||
| 1IN+ | 3 | 1 | I | 通道 1 上的同相输入 |
| 1IN– | 2 | 10 | I | 通道 1 上的反相输入 |
| 1OUT | 1 | 9 | O | 通道 1 的输出 |
| 2IN+ | 5 | 4 | I | 通道 2 上的同相输入 |
| 2IN– | 6 | 5 | I | 通道 2 上的反相输入 |
| 2OUT | 7 | 6 | O | 通道 2 的输出 |
| GND | 4 | 2 | — | 接地 |
| NC(1) | — | 3、8 | — | 未连接 |
| V+ | 8 | 7 | — | 正电源 |
图 4-5 TLV342S RUG 封装,10 引脚 X2QFN(顶视图)| 引脚 | I/O | 说明 | |
|---|---|---|---|
| 名称 | 编号 | ||
| 1IN+ | 1 | I | 通道 1 上的同相输入 |
| 1IN– | 10 | I | 通道 1 上的反相输入 |
| 1OUT | 9 | O | 通道 1 的输出 |
| 2IN+ | 4 | I | 通道 2 上的同相输入 |
| 2IN– | 5 | I | 通道 2 上的反相输入 |
| 2OUT | 6 | O | 通道 2 的输出 |
| GND | 2 | — | 接地 |
| NC(1) | 8 | — | 未连接 |
| SHDN | 3 | I | 关断低电平有效 |
| V+ | 7 | — | 正电源 |