ZHCSTE7 June   2024 THS6232

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性 VS = 12V
    6. 5.6 电气特性 VS = 40V
    7. 5.7 时序要求
    8. 5.8 典型特性 VS = 12V
    9. 5.9 典型特性 VS = 40V
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 共模缓冲器
      2. 6.3.2 热保护和封装功率耗散
      3. 6.3.3 输出电压和电流驱动
      4. 6.3.4 击穿电源电压
    4. 6.4 器件功能模式
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 宽带 PLC 线路驱动
        1. 7.2.1.1 设计要求
        2. 7.2.1.2 详细设计过程
        3. 7.2.1.3 应用曲线
    3. 7.3 优秀设计实践
    4. 7.4 电源相关建议
    5. 7.5 布局
      1. 7.5.1 布局指南
      2. 7.5.2 布局示例
  9. 器件和文档支持
    1. 8.1 器件支持
      1. 8.1.1 开发支持
    2. 8.2 文档支持
      1. 8.2.1 相关文档
    3. 8.3 接收文档更新通知
    4. 8.4 支持资源
    5. 8.5 商标
    6. 8.6 静电放电警告
    7. 8.7 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

电气特性 VS = 12V

在 TA ≅ 25°C,差分闭环增益 (AV) = 10V/V,差分负载 (RL) = 50Ω,串联隔离电阻器 (RS) = 2.5Ω(每个),RF = 1.24kΩ,RADJ = 0Ω,VO = D1_OUT – D2_OUT 和满偏置时(除非另有说明)
参数 测试条件 最小值 典型值 最大值 单位
交流性能
SSBW 小信号带宽 AV = 5V/V,RF = 1.5kΩ,VO = 2VPP 75 MHz
AV = 10V/V,RF = 1.24kΩ,VO = 2VPP 60
AV = 15V/V,RF = 1kΩ,VO = 2VPP 55
0.1dB 带宽平坦度 2 MHz
LSBW 大信号带宽 VO = 16VPP 45 MHz
SR 压摆率(20% 至 80%) VO = 16V 阶跃 1200 V/µs
上升和下降时间(10% 至 90%) VO = 2VPP 4 ns
HD2 二阶谐波失真 AV = 10V/V,
VO = 2VPP,
RL = 50Ω
满偏置,f = 1MHz -88 dBc
中偏置,f = 1MHz  -85
低偏置,f = 1MHz -84
超低偏置,f = 1MHz -83
满偏置,f = 10MHz -53
中偏置,f = 10MHz -51
低偏置,f = 10MHz -50
超低偏置,f = 10MHz -47
HD3 三阶谐波失真 AV = 10V/V,
VO = 2VPP,
RL = 50Ω
满偏置,f = 1MHz -99 dBc
中偏置,f = 1MHz  -90
低偏置,f = 1MHz -85
超低偏置,f = 1MHz -73
满偏置,f = 10MHz -59
中偏置,f = 10MHz -51
低偏置,f = 10MHz -45
超低偏置,f = 10MHz -36
en 差分输入电压噪声 f ≥ 1MHz,以输入为基准 5 nV/√Hz
in+ 同相输入电流噪声 f ≥ 1MHz,每个放大器 53 pA/√Hz
in– 反相输入电流噪声 f ≥ 1MHz,每个放大器 235 pA/√Hz
直流性能
ZOL 开环跨阻增益 4
输入失调电压(每个放大器) ±7 mV
输入失调电压匹配 放大器 A 到 B ±0.1 mV
同相输入偏置电流 ±30 µA
反相输入偏置电流 ±90 µA
输入特性
共模输入电压  每个输入相对于 1/2 Vs ±2.6 V
CMRR 共模抑制比 每路输入 80 dB
同相差分输入阻抗 10 || 1.5 kΩ || pF
反相输入电阻 90 Ω
输出特性
VO
输出电压摆幅

RL = 100Ω,RS = 0Ω ±10.5 V
RL = 50Ω,RS = 0Ω ±9.5
RL = 25Ω,RS = 0Ω ±8
IO 输出电流(拉电流和灌电流) RL = 25Ω,RS = 0Ω,基于 VO 规格 ±310 mA
短路输出电流 0.55 A
ZO 闭环输出阻抗 f = 1MHz,差分 0.015 Ω
电源
IS+ 静态电流 满偏置(BIAS-1 = 0,BIAS-2 = 0) 25 mA
中偏置(BIAS-1 = 1,BIAS-2 = 0) 19.5
低偏置(BIAS-1 = 0,BIAS-2 = 1) 15
超低偏置(BIAS-1 = 0,BIAS-2 = 1,IADJ = 悬空) 10
偏置关闭(BIAS-1 = 1,BIAS-2 = 1) 0.45
流过 DGND 引脚的电流 满偏置(BIAS-1 = 0,BIAS-2 = 0) 0.15 mA
+PSRR 正电源抑制比 差分 90 dB
–PSRR 负电源抑制比 差分 90 dB
偏置控制
偏置控制引脚电压  相对于 DGND,
0 3.3 Vs+ V
偏置控制引脚逻辑阈值 逻辑 1,相对于 DGND,
2.1 V
逻辑 0,相对于 DGND,
0.8
偏置控制引脚电流(1) BIAS-1,BIAS-2 = 0.5V(逻辑 0) -7 µA
BIAS-1,BIAS-2 = 3.3V(逻辑 1) 7 nA
开环输出阻抗 关闭偏置(BIAS-1 = 1,BIAS-2 = 1) 245 || 20 MΩ || pF
电流可视为进入引脚的正电流。