ZHCSNS0A November 2024 – October 2025 TCAN2855-Q1 , TCAN2857-Q1
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
nRST 通过上拉电阻连接到 VCC1,请参阅图 8-4。当发生 VCC1 欠压 (UVCC1) 事件时,器件转换到重启模式,并且 nRST 引脚锁存为低电平。图 8-5 基于 SBC 运行模式显示 nRST 引脚的行为,并进入该模式。
当器件进入重启模式时,该引脚的行为取决于进入方法。如果进入重启模式会使 LDO 导通,nRST 会锁存为低电平,直到器件进入待机模式。在 LDO 超过上升的欠压电平之后,此时间为 tRSTN_act。如果 LDO 在进入重启模式时已经导通(例如看门狗故障),则该引脚被拉至低电平并持续 tNRST_TOG。在此时间之后,器件转换至待机模式并将 nRST 恢复高电平。
该引脚可以确定何时施加 tNRSTIN 的输入脉冲,导致器件重新加载 EEPROM,将其他寄存器设置为出厂默认值并进入重启模式。