ZHCSP32A October   2021  – December 2021 SN74HCT595-Q1

PRODUCTION DATA  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. 引脚配置和功能
  6. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 计时特性
    7. 6.7 开关特性
    8.     14
    9. 6.8 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 8.1 功能方框图
    2. 8.2 特性说明
      1. 8.2.1 平衡 CMOS 三态输出
      2. 8.2.2 平衡 CMOS 推挽式输出
      3. 8.2.3 TTL 兼容型 CMOS 输入
      4. 8.2.4 锁存逻辑
      5. 8.2.5 钳位二极管结构
    3. 8.3 器件功能模式
  9. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
        1. 9.2.1.1 电源注意事项
        2. 9.2.1.2 输入注意事项
        3. 9.2.1.3 输出注意事项
      2. 9.2.2 详细设计过程
      3. 9.2.3 应用曲线
  10. 10电源相关建议
  11. 11布局
    1. 11.1 布局指南
    2. 11.2 布局示例
  12. 12器件和文档支持
    1. 12.1 文档支持
      1. 12.1.1 相关文档
    2. 12.2 接收文档更新通知
    3. 12.3 支持资源
    4. 12.4 商标
    5. 12.5 Electrostatic Discharge Caution
    6. 12.6 术语表
  13. 13机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

布局指南

使用多输入和多通道逻辑器件时,输入不得悬空。在许多情况下,未使用数字逻辑器件的功能或部分功能;例如,当仅使用三输入与门的两个输入或仅使用 4 个缓冲门中的 3 个时。此类未使用的输入引脚不得悬空,因为外部连接处的未定义电压会导致未定义的操作状态。数字逻辑器件的所有未使用输入必须连接到由输入电压规范定义的逻辑高电压或逻辑低电压,以防止其悬空。必须应用于任何特定未使用输入的逻辑电平取决于器件的功能。通常,输入连接到 GND 或 VCC,以对逻辑功能更有意义或更方便者为准。