ZHCSP36J December   1982  – October 2021 SN54HC595 , SN74HC595

PRODUCTION DATA  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. 引脚配置和功能
  6. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议的操作条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 时序要求
    7. 6.7 开关特性
    8. 6.8 工作特性
    9. 6.9 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
    4. 8.4 器件功能模式
  9. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
      3. 9.2.3 应用曲线
  10. 10电源相关建议
  11. 11布局
    1. 11.1 布局指南
    2. 11.2 布局示例
  12. 12器件和文档支持
    1. 12.1 文档支持
      1. 12.1.1 相关文档
    2. 12.2 支持资源
    3. 12.3 商标
    4. 12.4 静电放电警告
    5. 12.5 术语表
  13. 13机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

时序要求

在自然通风条件下的工作温度范围内测得(除非另有说明)
VCCTA = 25°CSN54HC595SN74HC595单位
最小值最大值最小值最大值最小值最大值
fclock时钟频率2V64.25MHz
4.5V312125
6V362529
tw脉冲持续时间SRCLK 或 RCLK 为高电平或低电平2V80120100ns
4.5V162420
6V142017
SRCLR 为低电平2V80120100
4.5V162420
6V142017
tsu建立时间SRCLK↑ 之前的 SER2V100150125ns
4.5V203025
6V172521
SRCLK↑ 在 RCLK↑ 之前(1)2V7511394
4.5V152319
6V131916
SRCLR 在 RCLK↑ 之前为低电平2V507565
4.5V101513
6V91311
SRCLR 在 SRCLK↑ 之前为高电平(无效)2V507560
4.5V101512
6V91311
th保持时间,SER 在 SRCLK↑ 之后2V000ns
4.5V000
6V000
该建立时间允许存储寄存器从移位寄存器接收稳定的数据。时钟可以捆绑在一起,在这种情况下,移位寄存器比存储寄存器提前一个时钟脉冲。
GUID-BD77C365-0426-4010-9953-C771E27E89B6-low.gif图 6-1 时序图