ZHCSUX5A February   2010  – March 2024 SN65MLVD040

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  建议运行条件
    3. 5.3  热特性
    4. 5.4  封装功耗额定值
    5. 5.5  器件电气特性
    6. 5.6  驱动器电气特性
    7. 5.7  接收器电气特性
    8. 5.8  总线输入和输出电气特性
    9. 5.9  驱动器开关特性
    10. 5.10 接收器开关特性
    11. 5.11 典型特性
  7. 参数测量信息
    1. 6.1 等效输入和输出原理图
  8. 应用和实施
    1. 7.1 应用信息
      1. 7.1.1 源同步系统时钟 (SSSC)
        1. 7.1.1.1 带电插入/无干扰上电/断电
  9. 器件和文档支持
    1. 8.1 文档支持
    2. 8.2 接收文档更新通知
    3. 8.3 支持资源
    4. 8.4 商标
    5. 8.5 静电放电警告
    6. 8.6 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

说明

SN65MLVD040 提供四个半双工收发器,用于发送和接收多点低压差分信号,并且完全符合 TIA/EIA-899 (M-LVDS) 标准,这些收发器经过优化,可在高达 250Mbps 的信号传输速率下运行。驱动器输出可支持具有低至 30Ω 负载的多点总线,并包含受控转换时间,从而允许背板传输线路的残桩。

M-LVDS 标准定义了两种接收器类型,即 1 类和 2 类。1 类接收器的阈值以零为中心,迟滞为 25mV,可防止输入丢失时出现输出振荡;2 类接收器使用偏移阈值实现失效防护。xFSEN 引脚用于为每个通道选择 1 类和 2 类接收器。此外,驱动器上升和下降时间介于 1ns 和 2ns 之间,符合 M-LVDS 标准,可提供 250Mbps 的运行速度,同时还可适应总线上的残桩。接收器输出受压摆率控制,以减小与大电流浪涌相关的 EMI 和串扰影响。M-LVDS 标准允许在总线上使用 32 个节点,从而为可以容忍较低共模或需要更高信号传输速率的 RS-485 提供高速替代方案。

驱动器逻辑输入和接收器逻辑输出分别位于单独的引脚上,而不是像在某些收发器设计中那样连接在一起。驱动器具有单独的使能端 (DE),接收器也具有单独的使能端 (RE)。通过这种单独的逻辑输入、逻辑输出和使能引脚布置,支持通信时监听操作。这些器件的额定工作温度范围为 -40°C 至 85°C。

封装信息
器件型号 封装 (1) 封装尺寸
SN65MLVD040RGZR VQFN (RGZ) 7 x 7,0.5mm 间距
SN65MLVD040RGZT VQFN (RGZ) 7 x 7,0.5mm 间距
如需了解所有可用封装,请参阅数据表末尾的可订购产品附录。