ZHCSUX5A February 2010 – March 2024 SN65MLVD040
PRODUCTION DATA
| 参数 | 测试条件 | 最小值 | 典型值(1) | 最大值 | 单位 | |
|---|---|---|---|---|---|---|
| tpLH | 传播延时,低至高电平输出 | 请参阅图 6-5 | 1.3 | 1.9 | 2.4 | ns |
| tpHL | 传播延时,高至低电平输出 | 1.3 | 1.9 | 2.4 | ns | |
| tr | 差分输出信号上升时间 | 0.9 | 2 | ns | ||
| tf | 差分输出信号下降时间 | 0.9 | 2.2 | ns | ||
| tsk(o) | 输出偏移 | 200 | ps | |||
| tsk(p) | 脉冲偏移 (|tPHL – tPLH|) | 150 | ps | |||
| tsk(pp) | 器件间偏移(2) | 300 | ps | |||
| tjit(per) | 周期抖动,rms(1 个标准差)(3) | 所有通道开关,125MHz 时钟输入(4),请参阅图 6-8 | 2 | ps | ||
| tjit(c-c) | 周期间抖动,rms(3) | 9 | ps | |||
| tjit(det) | 确定性抖动(3) | 所有通道开关,250Mbps 215–1 PRBS 输入(4),请参阅图 6-8 | 290 | ps | ||
| tjit(r) | 随机抖动(3) | 4 | ps | |||
| tPZH | 启用时间,高阻抗至高电平输出 | 请参阅图 6-6 | 7 | ns | ||
| tPZL | 启用时间,高阻抗至低电平输出 | 7 | ns | |||
| tPHZ | 禁用时间,高电平至高阻抗输出 | 7 | ns | |||
| tPLZ | 禁用时间,低电平至高阻抗输出 | 7 | ns | |||